位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第273页 > AD5645RBCPZ-REEL7 > AD5645RBCPZ-REEL7 PDF资料 > AD5645RBCPZ-REEL7 PDF资料2第28页

AD5625R / AD5645R / AD5665R , AD5625 / AD5665
广播模式
广播被支撑在AD56x5R / AD56x5寻址
在只写模式。广播寻址可以用于同步
nously更新或掉电多个AD56x5R / AD56x5
设备。当广播地址时,该AD56x5R /
AD56x5回应不管地址引脚的状态。
该AD56x5R / AD56x5广播地址是00010000 。
表11.命令定义
C2
0
0
0
0
1
1
1
1
C1
0
0
1
1
0
0
1
1
C0
0
1
0
1
0
1
0
1
命令
写入输入寄存器n
更新DAC寄存器n
写入输入寄存器n ,更新所有
(软件LDAC )
写入和更新DAC通道n
上电/掉电
RESET
LDAC寄存器设置
内部基准设置(开/关)
数据表
LDAC功能
该AD56x5R / AD56x5的DAC具有双缓冲接口
由寄存器的两家银行:输入寄存器和DAC
寄存器。输入寄存器直接连接到输入
移位寄存器,并且所述数字代码传送给相关的
输入注册一个有效的写序列完成时。该
DAC寄存器包含所使用的电阻器串中的数字码。
进入DAC寄存器由LDAC引脚控制。
当LDAC引脚为高电平时,DAC寄存器锁存
和输入寄存器可以改变状态,而不会影响
的DAC寄存器内容。当LDAC被拉低,
然而, DAC寄存器变得透明的内容
输入寄存器转移到它们。双缓冲
如果用户需要同时更新接口是有用
所有DAC输出。用户可以写入的输入寄存器之一
独立,然后,通过将LDAC为低电平时,写
其他DAC输入寄存器,所有输出同步更新。
每个部分包含一个额外的功能,从而DAC寄存器
不会更新,除非它的输入寄存器以来已经更新
上一次LDAC被拉低。通常情况下,当LDAC是
拉低时,DAC寄存器充满的内容
输入寄存器。在AD56x5R / AD56x5中,DAC的情况下
寄存器更新仅当输入寄存器有自变
最后一次DAC寄存器进行了更新,从而消除
不必要的数字串扰。
所有DAC的输出可以同时更新,使用
硬件LDAC引脚。
.
表12. DAC地址命令
A2
0
0
0
0
1
A1
0
0
1
1
1
A0
0
1
0
1
1
ADDRESS (N )
DAC A
DAC B
DAC
DAC
所有DAC
版本C |第28页36