
不建议用于新设计
系统时钟
系统时钟为PCM1716必须是256f
S
, 384f
S
,
512f
S
或768f
S
,其中f
S
是音频采样频率
(通常为32kHz , 44.1kHz的, 48kHz的,或96kHz的) 。但是768f
S
at
96kHz的不被接受。
该系统时钟可以是一个晶体振荡器放置
XTI (脚5)和所述XTO (引脚6) ,或外部时钟之间
输入XTI 。如果外部系统时钟的情况下, XTO是
开放式(浮动) 。图1示出了典型的系统时钟
连接。
PCM1716具有自动系统时钟检测电路
matically检测,如果系统时钟运行时, 256f
S
~
768f
S
。系统时钟应与LRCIN同步
(引脚1)的时钟。 LRCIN (左 - 右时钟)工作在SAM-
耦频率f
S
。这里,在这些时钟不同步
的发布, PCM1716能补偿该相位差
在内部。如果左 - 右和之间的相位差
系统时钟大于6位时钟( BCKIN ),则
同步在内部进行。而同步的
nization是处理过程中,模拟输出被强制为直流
在双极性零电平。同步通常发生在
小于1个周期LRCIN的。
典型的输入系统时钟频率为PCM1716是
表Ⅰ中示出,另外,外部输入的时钟定时要求一
ments示于图2中。
t
SCKH
“H”
XTI
“L”
t
SCKL
系统时钟脉冲宽度高t
SCKIH
: 7ns的分
系统时钟脉冲宽度低吨
SCKIL
: 7ns的分
2.0V
0.8V
图2. XTI时钟时序。
数据接口格式
数字音频数据接口到PCM1716的引脚1,2
和图3, LRCIN (左右时钟) ,DIN(数据输入),并
BCKIN (位时钟) 。 PCM1716可以同时接受的标准,我
2
S,
和左对齐数据格式。
图3示出可以接受的输入数据格式。图4
示出了用于数字音频数据所需的时序规范。
RESET
Externl时钟输入
4
系统时钟
(256/384/
512/768f
S
)
CLKO
5
XTI
6
XTO
PCM1716
PCM1716具有内部上电复位电路和
RST引脚(引脚22 ),它接受一个外部强制复位
RST =低。对于上电复位内部电源,初始化(复位)是
在上电自动完成对V
DD
>2.2V (典型值) 。中
内部复位= LOW时, DAC的输出是无效的,并
模拟输出被迫V
CC
/ 2 。图5示出
上电复位的内部电源的定时。
PCM1716接受外部强制复位时, RST = L。
当RST = L , DAC的输出是无效的
模拟输出被强制到V
CC
/ 2内部初始化之后
(后RST = H 1024个系统时钟周期数)图6示出
RST引脚的时序。
零输出(引脚21 )
如果输入数据是连续零的65536次循环
BCK ,一个内部FET切换至“ ON”位置。的漏
内部FET的零销,它将使“线或”与
外部电路。这个零检测功能在两个可用
软件模式和硬件模式。
晶体谐振器振荡
系统时钟
缓冲输出
4
卜FF器
C
1
C
2
C
1
C
2
:一个10pF 30pF的
XTAL
5
XTI
CLKO
6
XTO
PCM1716
图1.系统时钟的连接。
系统时钟频率 - MHz的
采样率频率(f
S
) - LRCIN
32kHz
44.1kHz
48kHz
96kHz
256f
S
8.1920
11.2896
12.2880
24.5760
384f
S
12.2880
16.9340
18.4320
36.8640
(1)
512f
S
16.3840
22.5792
24.5760
49.1520
(1)
768f
S
24.5760
33.8688
(1)
36.8640
(1)
—
注: ( 1 )内部晶体振荡器的频率不能高于24.576MHz的大。
表一,典型的系统时钟频率。
PCM1716
6