添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第249页 > CY7C1382D-167AXC > CY7C1382D-167AXC PDF资料 > CY7C1382D-167AXC PDF资料6第1页
CY7C1380D
CY7C1380F
CY7C1382D
18兆位( 512K的× 36/1米× 18 )
流水线SRAM
18兆位( 512K的× 36/1米× 18 )流水线式SRAM
特点
功能说明
该CY7C1380D / CY7C1380F / CY7C1382D集成SRAM
524288 × 36和1048576 × 18的SRAM单元具有先进
同步外围电路和一个2位计数器,用于
内部突发操作。所有的同步输入端通过门控
由上升沿控制寄存器触发时钟输入
(CLK) 。同步输入包括所有地址,所有的数据
输入地址流水线芯片使能( CE
1
) ,深度拓展
芯片启用( CE
2
和CE
3
) ,突发控制输入( ADSC , ADSP ,
和ADV ) ,写入启用( BW
X
和BWE )和全局写
(GW) 。异步输入包括输出使能(OE )和
在ZZ引脚。
地址和芯片使注册在上升沿
时钟在地址选通处理器( ADSP )或地址选通
控制器( ADSC)是活动的。随后一阵地址可以
在内部产生,因为它们是由预先引脚控制
( ADV ) 。
地址,数据输入,并写入控制记录片
启动自定时写周期。这部分支持字节写
行动(见
引脚定义第6页
真值表上
第9页
对于进一步的细节) 。写周期可以是一到两个或四个
宽字节的字节写控制输入的控制。 GW
当低电平有效使所有字节写入。
该CY7C1380D / CY7C1380F / CY7C1382D从工作
+ 3.3V核心供电,而所有输出与+2.5操作
或+3.3 V电源。所有的输入和输出
JEDEC标准和JESD8-5兼容。
支持总线运行在高达250MHz的
可用速度等级是250 , 200 ,和167 MHz的
注册的输入和输出的流水线操作
3.3 V核心供电
2.5 V或3.3 V的I / O电源
快时钟到输出时间
2.6纳秒( 250 MHz器件)
提供高性能3-1-1-1接入速率
用户可选的突发计数器支持Intel
奔腾
交错式或线性突发序列
独立的处理器和控制器地址选通
同步自定时写
异步输出使能
单周期芯片取消
CY7C1380D / CY7C1382D可在符合JEDEC标准
无铅100引脚TQFP封装; CY7C1380F是可用
非无铅165球FBGA封装
IEEE 1149.1 JTAG兼容的边界扫描
ZZ睡眠模式选项
选购指南
描述
最大访问时间
最大工作电流
最大的CMOS待机电流
250兆赫
2.6
350
70
200兆赫
3.0
300
70
167兆赫
3.4
275
70
单位
ns
mA
mA
赛普拉斯半导体公司
文件编号: 38-05543牧师* N
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2013年4月23日
首页
上一页
1
共37页

深圳市碧威特网络技术有限公司