
W78E516D / W78E058D数据表
5
EA
引脚说明
符号
TYPE
I
说明
外部访问允许:
该引脚强制执行的处理器
外部ROM 。 ROM地址和数据将不存在,如果在总线上
EA
引脚为高电平并且程序计数器是内部ROM区域内。 Oth-
erwise他们将出现在总线上。
程序存储使能:
PSEN
使在外部ROM数据
端口0的地址/数据总线。
当访问内部ROM时,不
PSEN
选通脉冲信号输出ori-
从这个引脚ginate 。
地址锁存使能:
ALE用于使能该地址锁存器
从分离P0口数据的地址运行在振荡的1 / 6
器的频率。一个ALE脉冲省略过程中的外部数据存储器访问。
RESET :
高该引脚上出现两个机器周期,而振荡器运行 -
宁重置设备。
晶体1 :
这是晶体振荡器的输入。该引脚可通过驱动
外部时钟。
水晶2 :
这是晶体振荡器的输出。这是XTAL1的反转。
地面:
地电位。
电源:
电源工作电压。
端口0 :
P0口是一个
漏极开路双向I / O口。
该端口还亲
期间向外部通路志愿组织的复用低位地址/数据总线
内存。
端口1 :
端口1是一个双向I / O和内部上拉端口。的位具有
这说明如下复用功能:
T2 ( P1.0 ) :定时器/计数器2的外部计数输入
T2EX ( P1.1 ) :定时器/计数器2重载/捕获/方向控制
端口2 :
端口2是一个双向I / O和内部上拉端口。此端口
提供高8位地址访问外部存储器。
端口3 :
端口3是一个双向I / O和内部上拉端口。所有位都
复用功能,说明如下:
RXD ( P3.0 ) :串行端口0输入
TXD ( P3.1 ) :串行端口0输出
INT0
( P3.2 ) :外部中断0
INT1
( P3.3 ) :外部中断1
T0 ( P3.4 ) :定时器0外部输入
T1 ( P3.5 ) :定时器1外部输入
PSEN
ALE
RST
XTAL1
XTAL2
VSS
VDD
P0.0P0.7
I L
I
O
I
I
I / O D用
P1.0P1.7
I / O ^ h
P2.0P2.7
P3.0P3.7
I / O ^ h
I / O ^ h
WR
( P3.6 ) :外部数据存储器写选通
P4.0P4.3
I / O ^ h
RD
( P3.7 ) :外部数据存储器读选通
端口4 :
另位寻址的双向I / O口P4 。 P4.3和P4.2为
替代功能引脚。它可以用作通用I / O端口或外部中断
输入源(
INT2
/
INT3
).
*注意:
TYPE
I:输入,O:输出, I / O :双向,H :上拉, L:拉低, D:开漏
-9-
出版日期: 2011年2月15日
修订版A09