添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1183页 > ADS41B29IRGZ25 > ADS41B29IRGZ25 PDF资料 > ADS41B29IRGZ25 PDF资料2第46页
ADS41B29
ADS41B49
SBAS486E - 2009年11月 - 修订2012年7月
www.ti.com
时钟输入
该ADS41B29 / 49时钟输入,可以采用差分驱动(正弦波, LVPECL或LVDS )或单端( LVCMOS ) ,
与在它们之间的性能几乎没有或没有差别。的时钟输入端的共模电压被设定为
使用VCM内部5kΩ的电阻。此设置允许使用的变压器耦合驱动电路的正弦波
时钟或交流耦合的LVPECL和LVDS时钟源。
图64
示出了等效电路,用于将输入
时钟。
时钟缓冲器
L
PKG
1nH
CLKP
C
BOND
1pF
R
ESR
100W
L
PKG
1nH
CLKM
C
BOND
1pF
R
ESR
100W
20W
C
EQ
C
EQ
5kW
2pF
0.95V
20W
5kW
注:C
EQ
是为1pF至3pF的和是时钟缓冲器的等效输入电容。
图64.输入时钟等效电路
单端CMOS时钟可以交流耦合到CLKP输入,具有CLKM接地用0.1μF
电容器,如图
图65 。
为了获得最佳性能,时钟输入必须采用差分驱动,减少了
易感性的共模噪声。用于高输入频率取样时,建议使用一个时钟
源具有非常低的抖动。的时钟源带通滤波可以帮助减少抖动的影响。没有
改变的表现与非50%占空比的时钟输入。
图66
示出了差分电路。
CMOS
时钟输入
0.1mF
CLKP
0.1mF
CLKP
差分正弦波,
PECL , LVDS或
时钟输入
0.1mF
CLKM
VCM
0.1mF
CLKM
图65.单端时钟驱动电路
图66.差分时钟驱动电路
46
提交文档反馈
版权所有2009-2011 ,德州仪器
产品文件夹链接( S) :
ADS41B29 ADS41B49

深圳市碧威特网络技术有限公司