
AD7822/AD7825/AD7829
电路信息
电路描述
在AD7822 / AD7825 / AD7829包括一个跟踪和掌握
放大器之后是半闪速模拟 - 数字转换器。
这些器件采用半闪速转换技术,其中一个
4位快闪型ADC被用来实现一8位结果。 4位闪
ADC包括一个采样电容器后跟15比较
是比较未知输入一个参考梯子
实现一个4位的结果。这一次闪光(即粗转换)
提供了4个MSB 。对于要实现一个完整的8位读数,
第二闪光灯(即,细转化率)必须被执行以
提供4个LSB 。 8位字然后被放置在数据
输出总线。
图6和图7示出了简化的ADC的电路图。
当ADC启动转换时,轨道和保持变
进入保持模式,并保持模拟输入120纳秒。这是
在采集阶段,如图6所示,当开关2处于
位置A在点时的轨道和保持恢复到其
轨道模式下,该信号是由采样电容采样,
作为开关2移动到位置B的第一次闪光出现在此
即时和随后是第二次闪光。典型地,该
第一次闪光是在100 ns的完整,也就是在220纳秒;和端
第二闪光灯,因此时, 8位转换结果是
可在330纳秒(最小) 。最大转换时间
是420纳秒。如图8所示,跟踪和保持返回到
经过120 ns的轨道模式和启动前的下一个收购
当前的转换的结束。图10示出了ADC
传递函数。
参考
参考
R16
15
R15
DB7
DB6
14
B
HOLD
采样
电容
R14
R13
DB1
1
R1
时间和
控制
逻辑
DB0
13
DB5
产量
注册
产量
DRIVERS
解码
逻辑
V
IN
T / H 1
A
SW2
DB4
DB3
DB2
图7. ADC转换阶段
120ns
轨道
HOLD
轨道
HOLD
CONVST
EOC
CS
t
2
t
1
RD
有效
数据
t
3
01321-008
DB0到DB7
图8.跟踪和保持时序
典型连接图
R16
15
R15
DB7
DB6
14
DB5
产量
注册
B
HOLD
采样
电容
R14
R13
13
产量
DRIVERS
解码
逻辑
V
IN
T / H 1
A
SW2
DB4
DB3
DB2
DB1
1
R1
时间和
控制
逻辑
DB0
图6. ADC采集阶段
图9示出了AD7822的典型连接图/
AD7825 / AD7829 。 AGND和DGND连接
同时在设备良好的噪声抑制。并行
接口使用一个8位的数据总线来实现。年底
转换信号( EOC )的空闲CONVST高,下降沿
启动转换,并且在转换结束时下降
EOC的边缘是用来启动一个中断服务例程
( ISR)的微处理器(见并行接口部分
更多详细信息。 )V
REF
和V
MID
被连接到一个电压源
如AD780和V
DD
被连接到一个电压源
可以从4.5 V变化到5.5 V (见模拟输入表5
部分) 。当V
DD
首次连接时, AD7822 / AD7825 /
AD7829功率在低电流模式,也就是关断
模式,与对平机会引脚的默认逻辑电平
AD7822和AD7825等于低。确保CONVST线
不浮在V
DD
被应用,因为这样可以把
AD7822 / AD7825 / AD7829进入未知状态。
版本C |第10页28
01321-006
01321-007