位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第171页 > LPC4310FBD144 > LPC4310FBD144 PDF资料 > LPC4310FBD144 PDF资料2第28页

恩智浦半导体
LPC4350/30/20/10
32位ARM Cortex - M4 / M0微控制器
表3中。
引脚说明
- 续
LCD,以太网, USB0和USB1功能并非适用于所有地区。看
表2中。
复位状态
TFBGA180
TFBGA100
LBGA256
符号
描述
TYPE
-
O
-
-
I / O
R —
功能保留。
I2S0_RX_MCLK -
I2S接收主时钟。
R —
功能保留。
R —
功能保留。
I2S0_RX_SCK -
接收时钟。它是由驱动
掌握和从器件接收。对应于
在信号SCK
I
2
S-总线特定网络阳离子。
R —
功能保留。
R —
功能保留。
R —
功能保留。
GPIO3 [0] -
通用数字输入/输出引脚。
EMC_DYCS1 -
SDRAM片选1 。
U0_UCLK -
串行时钟输入/输出的USART0
同步模式。
I2S0_RX_WS -
接收字选择。它是由驱动
掌握和从器件接收。对应于
在信号WS
I
2
S-总线特定网络阳离子。
R —
功能保留。
T2_CAP0 -
捕捉定时器2的输入2 。
R —
功能保留。
R —
功能保留。
GPIO3 [1] -
通用数字输入/输出引脚。
EMC_CKEOUT1 -
SDRAM时钟使能1 。
U0_DIR -
RS - 485 / EIA- 485输出使能/方向
控制USART0 。
I2S0_RX_SDA -
I2S接收数据。它是由驱动
发射机和接收机读出。对应于
在信号SD
I
2
S-总线特定网络阳离子。
R —
功能保留。
T2_CAP1 -
捕捉定时器2的输入1 。
R —
功能保留。
R —
功能保留。
-
-
-
P6_1
R15
P14
G5
107 74
[2]
LQFP208
LQFP144
P6_0
M12
M10
H7
105 73
[2]
N;
PU
N;
PU
[1]
I / O
O
I / O
I / O
-
I
-
-
P6_2
L13
K11
J9
111 78
[2]
N;
PU
I / O
O
I / O
I / O
-
I
-
-
LPC4350_30_20_10
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2013年保留所有权利。
产品数据表
第4版 - 2013年3月26日
28 153