添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符D型号页 > 首字符D的型号第514页 > DM6580E > DM6580E PDF资料 > DM6580E PDF资料3第40页
DM562AP
集成的V.90数据/传真/语音/扬声器
调制解调器设备的单芯片与内存内置
芯片2 : DM6580模拟前端
DM6580说明
该DM6580是一个单芯片的模拟前端(AFE )
目的是为了在语音级调制解调器来实现
数据速率高达56000bps 。该DM6580是
必不可少的一部分,完整的调制解调器设备一套。该
AFE的模拟信号转换成数字形式并
通过串行传输的数字数据到DSP
端口。中需要的所有的调制解调器的时钟信息
装置设置在所述DM6580还产生。微分
提供模拟输出,以达到最大的
输出信号电平。与音频监控
可编程音量水平是建立在监视
上线信号。内的装置中,一个16位的ADC和一个
16位DAC,具有过采样和噪声整形
技术实现最大化的性能。
该DM6580提供的宽带传输和接收
过滤器,以使话音频带信号被发送或
无幅度失真和接收
最小群延迟。为了支持多模
调制解调器标准,如V.90 , V.34 +的V.32bis ,
V.32 ,的V.22bis , V.22 , V.23 , V.21 ,贝尔212A ,贝尔103 ,
V.17 , V.29 , V.27ter ,可编程的波特率和数据
提供速率时钟发生器。对于非对称
信道的使用情况,所述发送和接收时钟
发电机是独立的。为了提高
回声消除,接收时钟同步
与发射时钟和最佳接收定时
样品通过一个重构滤波器重建。该
传输数字锁相环( DPLL )是自
调整提供了主,从站或自由运行
模式用于数据终端的接口。对于接收数字锁相环
这一步是由可编程主机DSP是
实现,以获得最佳的样本的相关
信号处理。
DM6580框图
rxsclk
RXDCLK
RX时钟
系统
TX时钟
系统
TxSCLK*2
TXDCLK
EXTCLK
CLKIN
分频器
SCLK
RFS
DOR
DIR
TFS
DOT
DIT
RX滤波器&
ADC
数字
重建
滤波器
数字
接口
控制
注册
TX滤波器&
DAC
LPF &
衰减器
TxA1
TxA2
V
REFP
V
CM
V
REFN
RXIN
SPKR
参考电压
0 / -6分贝
音频放大器器
POWER- ON
探测器
40
初步
版本: DM562AP - DS- P02
2004年3月5日

深圳市碧威特网络技术有限公司