添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1723页 > AD5689BRUZ > AD5689BRUZ PDF资料 > AD5689BRUZ PDF资料1第19页
数据表
独立操作
写序列开始通过将SYNC线置为低电平。数据
从SDIN线路移入24位输入移位寄存器
在SCLK的下降沿。在最后的24个数据位的时钟
中, SYNC变为高电平。该程序的功能是再
执行;即,在DAC寄存器的LDAC依赖性变化
内容和/或在操作模式发生变化。
如果SYNC被拉高了前24
th
钟,它被认为是一个有效的
帧和无效的数据可以被加载到DAC 。 SYNC绝
带来高了至少20纳秒(单声道,见T
8
在接下来的写序列之前图2 ),使得一个下降沿
SYNC可以启动下一个写序列。空闲SYNC在
写序列之间轨更低的功耗运行
零件。 SYNC线被保持为低的24下降沿
SCLK和DAC的更新在SYNC的上升沿。
当数据已经被转移到的输入寄存器
被寻址的DAC ,两个DAC寄存器和输出可以是
通过采取LDAC低,而SYNC线为高更新。
68HC11*
MOSI
SCK
PC7
PC6
MISO
AD5689/AD5687
AD5689/
AD5687
SDIN
SCLK
SYNC
LDAC
SDO
SDIN
AD5689/
AD5687
SCLK
SYNC
LDAC
SDO
SDIN
AD5689/
AD5687
SCLK
SYNC
LDAC
SDO
编写和更新命令
写入输入寄存器n (取决于LDAC )
命令0001允许用户写入到专用输入
每个DAC寄存器独立。当LDAC为低电平时,输入
寄存器是透明的(如果不是由LDAC掩模控制
注册) 。
*省略清晰额外的引脚。
更新DAC寄存器n与输入寄存器n的内容
命令0010中载入DAC寄存器/输出与
的输入寄存器中的内容选择和更新DAC
直接输出。
图40.菊花链连接多个
AD5689/AD5687
器件
写入和更新DAC通道n (独立
LDAC )
命令0011允许用户写入DAC寄存器
并直接更新DAC输出。
菊花链操作
对于包含多个DAC的系统中, SDO引脚可被用来
一起菊花链的多个设备。 SDO通过启用
软件可执行菊花链使能( DCEN )命令。
命令1000被用于此DCEN功能(参见表9)保留。
菊花链模式是通过设置位DB0在DCEN启用
注册。默认设置为独立模式,其中DB0
(LSB )= 0表10显示了如何将位对应的状态
到装置的操作模式。
表10.菊花链使能( DCEN )注册
DB0 ( LSB )
0
1
描述
独立模式(默认)
DCEN模式
SCLK引脚被连续施加到输入移位寄存器
当SYNC为低电平。如果超过24个时钟脉冲被施加,则
数据涟漪了输入移位寄存器,并出现在
SDO线。此数据同步输出SCLK的上升沿
并在下降沿有效。通过这条线连接到
在链SDIN输入的下一个DAC ,以菊花链的接口
构造。系统中的每个DAC需要24个时钟脉冲。
因此,时钟周期的总数必须等于24× N,
其中,N是已更新的设备的总数。如果SYNC
取高时的时钟不是24的倍数,则认为
一个有效帧和无效的数据可以被加载到DAC 。当
串行传输的所有设备完成后, SYNC变为高电平。
此锁存菊花链中的每个装置中的输入数据和
防止任何进一步的数据被移入输入移位
注册。串行时钟可以是连续的或一个选通时钟。一
连续的SCLK时钟源只能使用,如果SYNC可以举行
低为时钟周期的正确数量。在选通时钟模式下,
一阵时钟包含时钟周期的确切数目必须
可以使用,并且必须将SYNC置高之后的最终时钟来锁存
的数据。
第0版|第19页24
11255-040

深圳市碧威特网络技术有限公司