
AD5689R/AD5687R
串行接口
该
AD5689R
/
AD5687R
有一个3线串行接口
( SYNC ,SCLK和SDIN ) ,它与SPI , QSPI 兼容,
和MICROWIRE接口标准以及大多数DSP 。
参见图2为一个典型的写序列的时序图。
该
AD5689R
/
AD5687R
包含一个SDO引脚,允许
用户一起菊花链的多个设备(见
菊花链运营部分) ,或读回数据。
数据表
该数据字包括16位或12位的输入代码,然后
由零无关位(对于
AD5689R)
四个无关位
(对于
AD5687R),
如图44和图45中, respec-
tively ) 。这些数据位被传输到移位寄存器的输入
在SCLK的24下降沿和更新的上升沿
的同步。
命令可以对单个DAC通道或执行
两个DAC通道,取决于所选择的地址位。
表8.地址命令
ADDRESS (N )
DAC B
0
1
1
输入移位寄存器
的输入移位寄存器
AD5689R
/
AD5687R
是24位
宽,数据加载MSB优先( DB23 ) 。第4位
是命令位, C3至C0(参见表9) ,随后
4位DAC地址位, DAC B, DAC A组成,
和两个不在乎必须被设置为0的位(见表8)。
最后,数据字就完成了输入移位寄存器。
表9.命令定义
C3
0
0
0
0
0
0
0
0
1
1
1
…
1
命令
C2
C1
0
0
0
0
0
1
0
1
1
0
1
0
1
1
1
1
0
0
0
0
0
1
…
…
1
1
C0
0
1
0
1
0
1
0
1
0
1
0
…
1
0
0
0
0
0
0
0
0
DAC A
1
0
1
选定的DAC通道
DAC A
DAC B
DAC A和DAC B
描述
无操作
写入输入寄存器n (取决于LDAC )
更新DAC寄存器n与输入寄存器n的内容
写入和更新DAC通道n
掉电/上电DAC
硬件LDAC屏蔽寄存器
软件复位(上电复位)
内部基准设置寄存器
设置DCEN寄存器(菊花链使能)
设置回读寄存器(回读使能)
版权所有
版权所有
版权所有
DB23 (MSB)
C3
C2
C1
C0 DAC
B
0
0
DAC D15 D14 D13 D12 D11 D10
A
D9
D8
D7
D6
D5
D4
D3
D2
DB0 ( LSB )
D1
D0
数据位
命令位
地址位
图44 。
AD5689R
输入移位寄存器内容
DB23 (MSB)
C3
C2
C1
C0
DAC
B
0
0
DAC
D11 D10
A
D9
D8
D7
D6
D5
D4
D3
D2
D1
D0
X
X
DB0 ( LSB )
X
X
数据位
11256-045
COMM和BITS
地址位
图45 。
AD5687R
输入移位寄存器内容
第0版|第20页28
11256-046