位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第837页 > ADSP-TS203SABP-X > ADSP-TS203SABP-X PDF资料 > ADSP-TS203SABP-X PDF资料1第1页

初步的技术数据
主要特点
500兆赫, 2.0 ns指令周期率
内部-片上DRAM内存4M位
25 ×25毫米( 576球)耐热增强型球栅阵列
包
双路计算模块,每个都包含一个ALU,一个多
钳子,一个移位器和寄存器文件
双整数ALU的,提供数据寻址和指针
操作
集成I / O包括10通道DMA控制器,外部
端口,两个端口连接, SDRAM控制器,可编程
标志引脚,两个定时器,和定时器超时引脚为系统
积分
IEEE 1149.1兼容的JTAG测试访问端口的片上
仿真
片上仲裁无缝多
TigerSHARC系列
嵌入式处理器
ADSP-TS203S
重点班妮科幻TS
提供高性能的静态超标量DSP操作
系统蒸发散,优化大,要求多处理器
DSP应用
性能十分出色的DSP算法和I / O
基准(见基准测试中
表1)
支持低开销的DMA传输之间的内部
存储器,外部存储器,存储器映射的外设,
链路端口,主机处理器和其他(多处理器)
DSP的
简化DSP编程通过非常灵活的指令
中置和高级语言友好DSP
架构
支持可扩展的多处理系统具有低Commu-
架空通信业
数据的地址生成
4M BITS内部存储器
内存块
(页面缓存)
SOC总线
JTAG
JTAG端口
6
整
ALU
32
32
整
ALU
32X32
32
128
32
节目
SEQUENCER
ADDR
取
J- BUS ADDR
J- BUS数据
K-总线地址
32X32
4xCROSSBAR CONNECT
A
D
A
D
A
D
A
D
外
PORT
32
ADDR
主持人
多
PROC
SDRAM
CTRL
SOC接口
32
数据
8
CTRL
10
CTRL
BTB
K- BUS数据
I-总线地址
128
32
128
C总线
ARB
EXT DMA
REQ
4
PC
I- BUS数据
DMA
IAB
T
倍增器
128
128
128
S-总线地址
S- BUS数据
128
32
链路端口
4
8
IN
L0
4
OUT
8
4
8
IN
L1
4
OUT
8
4
X
注册
网络文件
32x32
倍增器
移
128
DAB
DAB
Y
注册
网络文件
32x32
计算功能块
图1.功能框图
TigerSHARC系列和TigerSHARC系列徽标是ADI公司的商标。
REV 。 PRB
信息ADI公司提供的被认为是准确和可靠。
但是,没有责任承担由Analog Devices供其使用,也不对任何
侵犯第三方专利或其他权利,可能导致其使用的。
规格如有变更,恕不另行通知。没有获发牌照以暗示
或者以其他方式在ADI公司的任何专利或专利权。商标
注册商标均为其各自所有者的财产。
一个科技路,邮政信箱9106 ,诺伍德,MA 02062-9106 USA
联系电话: 781 / 329-4700
www.analog.com
传真: 781 / 326-8703
2003 ADI公司保留所有权利。
移
ALU
ALU