
电气设计注意事项
外设参考
手册
模块
注册名称
新
缩写
CTRL
DIVBY
STAT
SHUTDN
OCTRL
CLKDIV
CNFG
色赤
SECLO
PROT
USTAT
CMD
ADDR
数据
OPT1
TSTSIG
遗产
缩写
PLLCR
PLLDB
PLLSR
OSCTL
FMCLKD
FMCR
FMSECH
FMSECL
FMPROT
FMUSTAT
FMCMD
FMADDR
FMDATA
FMOPT1
FMTST_SIG
数据表
新的首字母缩写,缩写遗产
处理器
专家
缩写
内存
地址
开始
结束
OCCS
控制寄存器
分频寄存器
状态寄存器
关闭注册
振荡器控制寄存器
FM
时钟分频寄存器
配置寄存器
安全高半注册
安全性低一半注册
保护注册
用户状态寄存器
命令寄存器
地址寄存器
数据缓冲寄存器
可选数据寄存器1
测试阵列签名注册
OCCS_CTRL
OCCS_DIVBY
OCCS_STAT
OCCS_OCTRL
FM_CLKDIV
FM_CNFG
FM_SECHI
FM_SECLO
FM_PROT
FM_USTAT
FM_CMD
FM_ADDR
FM_DATA
FM_OPT1
FM_TSTSIG
PLLCR
PLLDB
PLLSR
关闭
OSCTL
FMCLKD
FMCR
FMSECH
FMSECL
FMPROT
FMUSTAT
FMCMD
FMADDR
FMDATA
FMOPT1
FMTST_SIG
PLLCR
PLLDB
PLLSR
关闭
OSCTL
FMCLKD
FMCR
FMSECH
FMSECL
FMPROT
FMUSTAT
FMCMD
0xF0F0
0xF0F1
0xF0F2
0xF0F4
0xF0F5
0xF400
0xF401
0xF403
0xF404
0xF410
0xF413
0xF414
0xF416
0xF418
关闭
OCCS
_SHUTDN
FMOPT1
0xF41B
0xF41D
x
= A( N = 0 ), B( N = 1 ), C( N = 2 ), D( N = 3 )
GPIO
上拉使能寄存器
数据寄存器
数据方向寄存器
外设使能寄存器
中断断言注册
中断使能寄存器
中断边沿极性注册
中断标志寄存器
中断边沿敏感注册
推挽输出模式控制寄存器
原始数据寄存器
PUPEN
数据
DDIR
PEREN
IASSRT
IEN
IEPOL
IPEND
IEDGE
PPOUTM
RDATA
DRIVE
CTRL
STAT
PUR
DR
DDR
每
IAR
IENR
IPOLR
知识产权
IESR
PPMODE
RAWDATA
DRIVE
LVICONTROL
LVISTATUS
GPIOx_PUPEN
GPIOx_DATA
GPIOx_DDIR
GPIOx_PEREN
GPIOx_IASSRT
GPIOx_IEN
GPIOx_IEPOL
GPIOx_IPEND
GPIOx_IEDGE
GPIOx_PUR
GPIOx_DR
GPIOx_DDR
GPIOx_PER
GPIOx_IAR
GPIOx_IENR
GPIOx_IPOLR
GPIOx_IPR
GPIOx_IESR
GPIO_x_PUR
GPIO_x_DR
GPIO_x_DDR
GPIO_x_PER
GPIO_x_IAR
GPIO_x_IENR
GPIO_x_IPOLR
GPIO_x_IPR
GPIO_x_IESR
0xF1n0
0xF1n1
0xF1n2
0xF1n3
0xF1n4
0xF1n5
0xF1n6
0xF1n7
0xF1n8
0xF1n9
0xF1nA
0xF1nB
0xF160
0xF161
GPIOx_PPOUTM
GPIOx_PPMODE GPIO_x_PPMODE
GPIOx_RDATA
GPIOx_RAWDATA GPIO_x_RAWDATA
GPIOx_DRIVE
PS_CTRL
PS_STAT
GPIOx_DRIVE
LVICONTROL
LVISTATUS
GPIO_x_DRIVE
LVICTRL
LVISR
驱动强度控制寄存器
PS
控制寄存器
状态寄存器
56F8013技术数据,第2版
飞思卡尔半导体公司
初步
121