
产品简介
ICS1893AF
销LSTA (链路状态)和LOCK (拍摄PLL锁定)都没有带出来。
o
LSTA和LOCK提供已有的P2LI引脚冗余信息。 P2LI
表示链接是有效的。
输入引脚TXER被删除,连接到低电平的包内。该TXER功能仍然是可用通过使用
扩展控制寄存器章第16条第2位。大多数应用程序捆绑TXER引脚连接到VSS 。
ICS1893AF共享功能
相同的硅芯片被用在ICS1893AF和ICS1893Y -10 。
o
只包类型是不同的。
该ICS1893AF提供相同的.35μ 3.3V的低功耗操作。
参数规格和时序图相同, ICS1893Y -10 。
o
见ICS1893数据表规范和时序的详细信息。
两者ICS1893Y - 10和ICS1893AF合并的数字信号处理中的PMD子层,
从而允许它们与非屏蔽双绞线(UTP ) 5类传输和接收数据
电缆长达150米的长度。此外,这款ICS-专利,技术已经允许ICS1893Y-
10 ICS1893AF解决基线漂移校正的效果UTP线缆长度可达
150m.
无论ICS1893AF和ICS1893Y - 10提高了10Base-T的静噪操作。
该1893AF使用相同的双绞线发送器和接收电路,因此同
推荐的电路板布局技术应用。看到典型的电路板布局部分。
从而减少了10Base-T的谐波的幅值两个份额提高传输电路
( : 1993年第8.3.1.3参考ISO / IEC 8802-3 ),在传输过程中产生的内容。
两者都采用数字PLL技术从而降低抖动和提高稳定性。
这两种种子发送流密码与PHY的地址。这最大限度地减少串扰,电磁干扰和噪声的
多个物理层应用程序。
该MDIO接口的维护与MDIO和MDC引脚以及所有内部寄存器
保存在ICS1893AF 。这允许软件配置为FD / HD , 10baseT的,的100baseTX和
自动协商是由MDIO维护界面进行配置。默认设置为自动 -
协商启用。所有寄存器的设置是一样的,在ICS1893数据表。
该ICS1893AF保留两用LED / PHY地址控制引脚在ICS1893Y - 10 。该
抓获地址种子多个物理层应用的扰码器可降低EMI 。
所有自动协商功能被保留在ICS1893AF 。复位默认模式A_N启用。
该A_N平行检测功能将被保留为传统的互操作性。
两者都支持在IEEE标准802.3u标准, 1995年第所描述的自动协商下一页功能
28.2.3.4
两者都支持管理帧( MF )序言抑制。
与ICS1890管理寄存器都支持向后兼容性
第3页
文档修订: 2002年4月5日