位置:首页 > IC型号导航 > 首字符W型号页 > 首字符W的型号第73页 > WM8253SCDS/V > WM8253SCDS/V PDF资料 > WM8253SCDS/V PDF资料1第22页

WM8253
注册地图
下表描述了每种表4中所示的控制位的功能。
注册
格局
注册1
位
NO
0
1
2
3
5:4
位
姓名(或名称)
EN
CDS
版权所有
版权所有
PGAFS [1 :0]的
默认
1
1
0
0
00
描述
0 =完全关断, 1 =完全激活。
生产数据
选择相关双采样模式: 0 =单端模式下,
1 = CDS模式。
必须设置为零
必须设置为零
偏移PGA输出以优化ADC范围不同极性的传感器
输出信号。零差分PGA输入信号给出:
00 =零点输出
(用于双极视频)
01 =零点输出
10 =满量程输出正
(用于负向视频)
11 =满量程输出负
(用于正向视频)
6
MODE3
0
该位必须在模式3运行时设置( MCLK : VSMP = 2 : 1 ) 0 =
其它模式,1 =模式3 。
注意,当在这种模式下, CDSREF位也应设置为01 ,以允许
夹紧到正常操作。
7
格局
注册2
1:0
2
版权所有
版权所有
INVOP
0
11
0
必须设置为零
必须被设置为一
数字反转输出数据的极性。
0 =负向视频提供了负向产出,
1 =负向视频提供了正向输出数据。
3
4
5
VRLCEXT
版权所有
RLCDACRNG
0
0
1
当设置关机的RLCDAC ,改变其输出为Hi -Z ,让
VRLC / VBIAS被外部驱动。
必须设置为零
设置RLCDAC的输出范围。
0 = RLCDAC范围是从0到VDD(大约) ,
1 = RLCDAC范围为0 VRT (约) 。
7:6
DEL [1 :0]的
00
设置在ADC时钟周期输出延迟。
1 ADC时钟周期= 2 MCLK周期除了在模式2中,其中1 ADC
时钟周期= 3 MCLK周期。
00 =最小延迟
01 =延迟一个ADC时钟
期
10 =延迟两个ADC时钟周期
11 =延迟了三个ADC时钟周期
格局
寄存器3
3:0
RLCV [3 :0]的
1111
控制RLCDAC驾驶VRLC引脚定义的单端信号
参考电压或复位电平钳位电压。见电气
对于范围特性部分。
CDS模式复位时序调整。
00 =提前1 MCLK周期
01 =正常
10 =减速1 MCLK周期
11 =减速2 MCLK周期
5:4
CDSREF [1 :0]的
01
7:6
软件
RESET
格局
注册4
2:0
3
5:4
版权所有
00
必须设置为零
任何写软件复位使所有的细胞被重置。
建议在后一电软件复位来进行
在任何其他寄存器写。
版权所有
INTRLC
INTM [1 :0]的
101
0
00
必须设置为“ 101 ”
该位用于确定复位电平钳位是否被使能。
0 = RLC禁用, 1 = RLC启用。
在内部模式下使用颜色选择位。
00 =红色, 01 =绿色, 10 =蓝色11 =保留。
表1给出了详细信息。
7:6
版权所有
00
必须设置为零
w
PD ,版本4.1 , 2011年8月
22