位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第2页 > LPC810M021FN8 > LPC810M021FN8 PDF资料 > LPC810M021FN8 PDF资料3第41页

D
R
A
FT
D
R
A
FT
D
R
A
FT
D
R
A
FT
D
R
A
FT
UM10601
1.0版 - 2012年11月7日
D
D
第5章: LPC800低功耗模式和电源
管理单元(PMU )
D
R
A
FT
D
R
初步的用户手册。
A
A
FT
FT
D
D
R
R
A
FT
D
R
A
FT
D
R
A
FT
D
R
A
FT
D
R
FT
D
R
A
R
A
FT
D
R
A
FT
D
R
A
F
A
FT
D
R
D
R
5.1如何阅读本章内容
该LPC800提供一个片上的API ,在引导ROM来优化功率消耗在
活跃和休眠模式。看
表247 “的电源配置API调用” 。
请阅读本章,配置低功耗模式深度睡眠模式,省电
模式和深度掉电模式。
A
FT
D
R
A
5.2产品特点
低功耗模式控制
低功耗振荡器控制
四个通用寄存器备份保留在深度掉电模式下的数据
5.3基本配置
该PMU总是在只要V
DD
是否存在。
5.4引脚说明
该LPC800没有配置引脚。在深度掉电只有WAKEUP引脚(引脚
PIO0_4 )的功能。唤醒功能可以在DPDCTRL寄存器被禁用
降低功耗,甚至更多。在这种情况下,使自唤醒定时器到
提供一个内部的唤醒信号。看
第5.6.3节“深度掉电控制
注册“ 。
备注:
当进入深度掉电模式下,外部上拉电阻是必需的
在WAKEUP引脚保持为高电平。拉RESET引脚为高电平,以防止其浮动
而在深度掉电模式。
5.5一般说明
功率上的LPC800由PMU控制,由SYSCON块和ARM
的Cortex -M0 +内核。下降低功率模式,从而从支持
最高到最低的功耗:
1.睡眠模式:
睡眠模式只影响了ARM的Cortex- M0内核。外设和存储器的
活跃的。
2.深度睡眠和省电模式:
深睡眠和省电模式影响的核心和整个系统
存储器和外设。
UM10601
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2012保留所有权利。
初步的用户手册。
1.0版 - 2012年11月7日
41 313