位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第97页 > TMS320WP010PZ > TMS320WP010PZ PDF资料 > TMS320WP010PZ PDF资料1第14页

TMS320WP010
数字信号处理器
FOR AEC / LEC / ANS
SPRS040 , 1995年10月
串口TRANSMIT ,外部时钟和外部框架
开关特性在推荐工作条件(见注3) (见图11)
参数
TD ( CXH - DXV )
TDIS ( CXH - DX )
日( CXH - DXV )
延迟时间, DX1 ( DX2 )有效后CLKX1 ( CLKX2 )高
禁止时间, DX1 ( DX2 )后CLKX1 ( CLKX2 )无效的高
保持时间, DX1 ( DX2 )后CLKX1 ( CLKX2 )有效高
–5
民
最大
25
40
单位
ns
ns
ns
时序要求在推荐的电源电压范围和工作的自由空气
温度H = 0.5吨
C( CO)
] (见注3) (见图11)
TC ( SCK )
TF ( SCK )
TR ( SCK )
总重量( SCK )
TD ( CXH - FXH )
日( CXL- FXL )
周期时间,串行口的时钟
下降时间,串行口的时钟
上升时间,串行口的时钟
脉冲持续时间,串行口的时钟低/高
延迟时间, FSX1 ( FSX2 )后高CLKX1 ( CLKX2 )高
保持时间, FSX1 ( FSX2 )低后CLKX1 ( CLKX2 )低
7
2.1H
2H – 8
民
5.2H
最大
§
6
6
单位
ns
ns
ns
ns
ns
ns
日( CXH - FXL )
保持时间, FSX1 ( FSX2 )低后CLKX1 ( CLKX2 )高
2H – 8
ns
价值来源于特征数据,而不是测试
价值通过设计保证,但未经测试
串行端口设计是完全静态的,因此,可以与TC (SCK)接近无穷大操作。它的特征是接近输入频率
0赫兹,但在更高的频率进行测试,以最小化测试时间。
如果FSX1 ( FSX2 )脉冲不符合本说明书中,串行数据的第一个比特将被驱动的DX1 ( DX2 )引脚直到下降沿
FSX1 ( FSX2 ) 。 FSX1 ( FSX2 )的下降沿后,数据将被移出的DX1 ( DX2 )引脚。发送缓冲区空中断会
当第( CXL - FXL )和第( CXH - FXL )规范的满足产生。
注3 :与外部FSX1 ( FSX2 ),反之亦然内部时钟也是允许的。然而, FSX1 ( FSX2 )定时向CLKX1 ( CLKX2 )是
根据FSX1 ( FSX2 )的源极上始终限定,并且CLKX1 ( CLKX2 )定时总是取决于CLKX1的源
( CLKX2 ) 。具体来说, FSX1 ( FSX2 )来CLKX1 ( CLKX2 )的关系是独立的CLKX1 ( CLKX2 )的来源。
TC ( SCK )
总重量( SCK )
CLKX1
(CLKX2)
TD ( CXH - FXH )
日( CXH - FXL )
日( CXL- FXL )
FSX1
(FSX2)
TD ( CXH - DXV )
DX1
(DX2)
位
总重量( SCK )
TR ( SCK )
TF ( SCK )
日( CXH - DXV )
TDIS ( CXH - DX )
1
2
7/15
8/16
图11.串行端口发送外部时钟和外部帧的时序
14
邮政信箱655303
达拉斯,德克萨斯州75265