位置:首页 > IC型号导航 > 首字符V型号页 > 首字符V的型号第107页 > V62/04676-01XE > V62/04676-01XE PDF资料 > V62/04676-01XE PDF资料1第1页

SN74LVTH374 EP
3.3 V ABT八路边沿触发的D型触发器
具有三态输出
SCBS771 - 2003年11月
D
控制基线
D
D
D
D
D
D
D
- 一个封装/测试网站,一个制造
现场
提高制造业递减
源( DMS )支持
增强型产品更改通知
资质谱系
支持混合模式信号操作
( 5 -V输入和输出电压随着
3.3-V V
CC
)
典型的V
OLP
(输出地弹跳)
& LT ; 0.8 V电压V
CC
= 3.3 V ,T
A
= 25°C
支持非稳压电池操作
下降到2.7 V
I
关闭
和供电三态支持热
插入
D
在总线保持数据输入消除了
D
D
无需外部上拉/下拉
电阻器
闭锁性能超过500 mA每
JESD 17
ESD保护超过JESD 22
- 2000 -V人体模型( A114 -A )
- 200 -V机型号( A115 -A )
PW包
( TOP VIEW )
按照JEDEC和产业组件资质
标准,以确保可靠的操作在长时间
温度范围。这包括,但不限于,高
加速应力测试( HAST )或偏见85/85 ,温度
循环,高压灭菌器或偏见的HAST ,电,债券
间的生活,模塑料的使用寿命。该项资格
检测不应该被看作是证明使用该组件的
超出规定的性能和环境的限制。
OE
1Q
1D
2D
2Q
3Q
3D
4D
4Q
GND
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
CC
8Q
8D
7D
7Q
6Q
6D
5D
5Q
CLK
描述/订购信息
这个八进制触发器被用于低电压( 3.3 V )专门设计的V
CC
操作,但与有能力提供
一个TTL接口到一个5 -V系统的环境。
八触发器的SN74LVTH374是边沿触发的D型触发器。上的积极转变
时钟(CLK)输入时,Q输出被设置为逻辑电平设置在所述数据(D)输入端。
具有缓冲的输出使能(OE)输入可用于放置在任何一个正常的逻辑状态的八个输出(高
或低逻辑电平)或者高阻抗状态。在高阻抗状态下,输出没有负载也没有驱动
公交线路显著。高阻抗状态,增加驱动器提供驱动总线的能力
行,而不需要对接口或拉组件。
OE不影响触发器的内部操作。旧的数据可以被保留或新的数据可被输入
而输出处于高阻抗状态。
当V
CC
是一个介于0和1.5伏特,该器件是在高阻抗状态,在上电或断电。
然而,为了确保以上1.5伏的高阻抗状态,OE应连接到V
CC
通过上拉电阻;
该电阻的最小值由驾驶员的电流吸收能力来确定。
有源总线保持电路拥有未使用的或无驱动,在输入一个有效的逻辑状态。使用上拉或下拉电阻
与总线保持电路,不建议使用。
这个装置是用我的热插入应用程序完全指定
关闭
和电三态。在我
关闭
电路
禁止输出,防止有害的电流回流通过该装置,当它被断电。该
电三态电路使输出处于高阻抗状态,在上电和断电,
这可以防止驱动程序冲突。
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
版权
2003年,德州仪器
邮政信箱655303
达拉斯,德克萨斯州75265
1