
ADS1203
www.ti.com
SBAS318C - 2004年6月 - 修订2008年1月
模拟输入级
模拟量输入
该ADS1203的输入设计拓扑基于
全差分开关电容架构。这
输入级提供了实现低的机理
系统噪声,高共模抑制比( 92分贝)
和优异的电源抑制。
模拟输入的输入阻抗依赖于
该调制器的时钟频率(f
CLK
),这也是
该调制器的采样频率。图7示出了
该ADS1203的基本输入结构。该
的输入阻抗之间的关系
ADS1203和调制器的时钟频率为:
Z
IN
+
28kW
f
CLK
10MHz
(1)
的输入阻抗成为一个考虑
设计中,如果输入信号的源阻抗
高。这可能会导致增益,线性度的劣化
和THD 。这种效应的重要性取决于
期望的系统性能。有两个限制
上的模拟输入信号,V
IN
+和V
IN
- 。如果输入
电压超出范围GND - 0.4V至V
DD
+ 0.3V,
输入电流必须被限制至10mA ,因为
输入保护二极管上的转换器的前端
将开始导通。另外,线性度和
是确保仅当设备的噪声性能
差分模拟电压驻留内
±250mV;
然而, FSR的输入电压为
±320mV.
R
SW
350(typ)
A
IN
+
1.5pF
C
INT
7pF的(典型值)
V
CM
高
阻抗
> 1G
开关频率
= CLK
1.5pF
R
SW
350(typ)
A
IN
C
INT
7pF的(典型值)
高
阻抗
> 1GΩ
该ADS1203图7.输入阻抗
15