
DSM2180F3
DSP总线接口
“无胶合逻辑”DSP总线接口允许二
矩形连接。 DSP的地址,数据和控制
信号直接连接到DSM的设备。看
图6为典型的连接。
DSP的地址,数据和控制信号被路由
闪存存储器, I / O控制(
CSIOP
)的OMC和
在DMS中的法团校董会。 DSP的地址范围
每个组件在PSDsoft中指定
表达
TM
.
I / O端口
有三个可编程的I / O端口:端口B,
C和D的每一个端口的是8位,除了端口
D,它是3比特。每个端口引脚都可被单独用户
可配置的,从而使每多种功能
端口。该端口使用配置PSDsoft中EX-
图19.通用I / O端口结构
数据输出
注册。
D
WR
端口引脚
产量
MUX
宏单元输出
EXT CS
内部数据总线
读MUX
P
D
B
DATA IN
产量
SELECT
Q
按
TM
或由DSP写入片内寄存器
在
CSIOP
块。
在本节中讨论的主题包括:
s
通用端口架构
s
s
s
s
端口工作模式
端口配置寄存器( PCR )
端口数据寄存器
各个端口的功能。
通用端口架构。
一般的架构设计师用手工
在I / O端口模块的tecture示于图19 。
单个端口体系结构示于图
20至图23中一般地,一旦目的要
端口引脚在PSDsoft中快速定义
TM
,
该引脚不再作其他用途。
除注明例外情况。
数据输出
启用离开
DIR REG 。
D
WR
ENABLE乘积项( .OE )
输入
MACROCELL
CPLD-输入
AI04905B
Q
如图19所示,端口包含一个输出
多路转换器的选择信号是由驱动
通过PSDsoft中快速确定配置位。
输入到多路转换包括以下:
s
从数据输出寄存器输出数据( MCU
I / O模式)
s
s
外部片选ESC0-2从DPLD到
只有D端口引脚。
宏单元CPLD输出( OMC )
端口数据缓冲器( PDB )是一个三态缓冲器
只允许一次一个源要由读
DSP 。端口数据缓冲器( PDB )连接到
所述内部数据总线进行反馈,并且可以是
供DSP读取。数据输出和宏单元输出
32/63