添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第858页 > CY8C3245LTI-139 > CY8C3245LTI-139 PDF资料 > CY8C3245LTI-139 PDF资料1第4页
的PSoC
3 : CY8C32系列
数据表
除了UDB阵列的灵活性, PSoC还提供
可配置数字模块针对特定的功能。对于
CY8C32系列,这些模块包括4个16位定时器,
计数器和PWM模块;我
2
I2C从,掌握和多主机;
和FS USB 。
关于外设的更多详细信息,请参阅
●实例
外设“
节本数据表第41页。为
有关UDB , DSI及其他数字模块的信息,请参阅
“数字子系统”
节本数据表第41页。
PSoC的模拟子系统是其独特的后半
可配置性。所有的模拟性能是基于一个高度
精确的绝对参考电压低于0.9 %的
错误在整个温度和电压。可配置的模拟
子系统包括:
模拟多路复用器
比较
电压参考
ADC
DAC
无需CPU参与数据交换。这允许CPU
运行速度变慢(节能) ,或者使用这些CPU周期,提高
的固件算法的性能。单周期8051
CPU运行速度比标准8051处理器快10倍。该
处理器速度本身是可以配置的,可以让你调整活跃
耗电量为特定的应用程序。
PSoC的非易失性子系统由闪存,按字节写入的
EEPROM ,以及非易失性配置选项。它提供了
64 KB的片上闪存。 CPU可以单独重新编程
闪存模块,可实现引导程序。您可以启用ECC
对于高可靠性应用。一个强大而灵活的保护
模型能够保护用户的敏感信息,从而使
选择性记忆块锁定的读取和写入的保护。向上
2 KB的按字节写入EEPROM可用片上存储
应用程序数据。此外,选择配置选项
如开机速度和引脚驱动模式存储在非易失性
内存。这允许设置上电复位后立即激活。
这三种类型的PSoC I / O都非常灵活。所有I / O有
即在POR时设置的驱动模式。 PSoC还提供了
四个I /通过VDDIO引脚O电压域。每个GPIO
具有模拟量I / O , LCD驱动器
[4]
,的CapSense
[5]
,灵活的中断
代,压摆率控制,以及数字I / O能力。上的SIO
上的PSoC允许VDDIO的的Voh被独立设置,当使用
为输出。 SIO在输入模式下,他们都是高
阻抗。这是真实的,即使当该装置未通电或
当该端子电压高于供电电压。这使得
SIO非常适合使用在I
2
C总线,其中的PSoC可
不通电时,总线上的其它设备。 SIO引脚
也有应用,如高电流能力
LED驱动器。的可编程输入阈值特性
SIO可以用来使SIO功能作为通用
模拟比较器。用于与FS的USB上的USB物理设备
接口还提供了( USBIO ) 。当不使用USB这些
销也可用于有限的数字功能和设备
编程。所有的PSoC我的特点/ O被覆盖
中详细
“I / O系统与路由”
第34页的第
将该数据资料。
PSoC器件集成了灵活的内部时钟发生器,
专为高稳定性和工厂调整的高准确度。
内部主振荡器( IMO)是时钟基地
系统,并拥有2 %的精度在3 MHz 。 IMO的
配置为从3兆赫到24兆赫运行。多个时钟
衍生物可从主时钟频率以产生
满足应用需求。该装置提供了一个锁相环来产生
时钟频率高达50 MHz的从IMO ,外部晶振,
或外部参考时钟。它还包含一个单独的,非常
低功耗内部低速振荡器( ILO)的睡眠和
看门狗定时器。一个32.768kHz的外部时钟晶体也是
支持的RTC应用。时钟,连同
可编程时钟分频器,可以灵活地集成
大多数的时序要求。
该CY8C32系列支持宽电源电压工作范围从
1.71 V至5.5 V.这使得从稳压电源操作
如1.8 ± 5%, 2.5伏± 10% ,3.3伏± 10%
或5.0伏± 10% ,或直接从一个大范围的电池的
类型。此外,它提供了一个集成的高效率
同步升压转换器,可从供电设备
电源电压可低至0.5 V.
所有GPIO引脚可以将模拟信号输入和输出设备
使用内部模拟总线。这使得器件接口
多达62个的离散模拟信号。模拟的心脏
子系统是一种快速,准确,可配置的Δ-Σ ADC
这些功能:
小于100 μV失调
0.2 %的增益误差
INL小于± 1 LSB
DNL小于± 1 LSB
SINAD比66分贝
此转换器解决了各种各样的精密模拟
应用程序,包括一些最苛刻的传感器。
高速电压或电流DAC支持8位输出
在8 Msps的电流DAC ( IDAC )的更新速度信号和
1 Msps的电压DAC ( VDAC ) 。它可以被路由到任何GPIO的
引脚。您可以创建分辨率更高的电压PWM DAC输出
使用UDB阵列。这可以被用来创建一个脉冲宽度
调制(PWM)的DAC高达10位的,在高达48千赫。该
每个UDB支持PWM , PRS ,或Δ-Σ DAC的数字
算法与编程宽度。
除了ADC和DAC ,模拟子系统提供
多重比较。
“模拟子系统”
这个51页的第
数据表了解更多详情。
PSoC的8051 CPU子系统是围绕一个周期
流水线高达50 MHz的8051的8位处理器上运行。该
CPU子系统包括一个可编程的嵌套向量
中断控制器, DMA控制器和RAM 。 PSoC的嵌套
向量中断控制器通过允许提供低延迟
CPU能够直接跳转到中断服务的第一地址
例程,绕过跳转指令所要求的其它
架构。 DMA控制器使外设
笔记
4.只选择设备该功能。看
订购信息
有关详细信息,第107页。
不推荐使用的CapSense使用5个GPIO与运算放大器的输出。
文件编号: 001-56955修订版* N
第122 4

深圳市碧威特网络技术有限公司