位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第0页 > CY8C24123A_12 > CY8C24123A_12 PDF资料 > CY8C24123A_12 PDF资料5第42页

CY8C24123A
CY8C24223A
CY8C24423A
表38. 2.7 - V交流数字模块规范
功能
所有
功能
定时器
计数器
描述
块的输入时钟频率
捕捉脉冲宽度
输入时钟频率,具有或不具有捕获
使能输入脉冲宽度
输入时钟频率,不使能输入
输入时钟的频率,使输入
死区
杀脉冲宽度:
异步重启模式
同步重启模式
禁止模式
0
民
–
100
[26]
–
100
[26]
–
–
20
100
100
[26]
[26]
典型值
–
–
–
–
–
–
–
–
–
–
–
–
–
–
–
–
–
最大
12.7
–
12.7
–
12.7
12.7
–
–
–
12.7
12.7
12.7
6.35
4.23
–
12.7
12.7
单位
兆赫
ns
兆赫
ns
兆赫
兆赫
ns
ns
ns
兆赫
兆赫
兆赫
兆赫
兆赫
ns
兆赫
兆赫
笔记
2.4 V < V
DD
& LT ; 3.0 V
输入时钟频率
CRCPRS
输入时钟频率
( PRS模式)
CRCPRS
输入时钟频率
( CRC模式)
SPIM
SPI接口
发射机
接收器
输入时钟频率
输入时钟频率
宽度SS_否定的传输之间的
输入时钟频率
输入时钟频率
–
–
–
–
–
100
[26]
–
–
SPI串行时钟( SCLK )
频率等于所述输入
时钟频率除以2 。
波特率为等于输入
时钟频率除以8 。
波特率为等于输入
时钟频率除以8 。
记
26. 50 ns的最小输入脉冲宽度是根据在12 MHz (84 ns标称周期)运行的输入同步器。
文件编号: 38-12028牧师* R
第42页65