位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第0页 > CY7C1440AV33_12 > CY7C1440AV33_12 PDF资料 > CY7C1440AV33_12 PDF资料3第12页

CY7C1440AV33
一旦它被移动到指令时,TAP控制器需要是
搬进了更新-IR状态。
IDCODE
IDCODE指令导致供应商特定的32位代码
被加载到指令寄存器中。它还会将
TDI和TDO球和允许的指令寄存器
该IDCODE被移出设备时, TAP
控制器进入Shift-DR状态。
IDCODE指令被装载到指令寄存器
在上电时或者每当TAP控制器给出一个测试
逻辑复位状态。
SAMPLE Z
该SAMPLE Z指令导致的边界扫描寄存器
连接时, TAP之间的TDI和TDO引脚
控制器处于Shift-DR状态。 SAMPLE Z指令看跌
输出总线置于高阻抗状态,直到下一个命令给出
在“更新IR ”状态。
采样/预
SAMPLE / PRELOAD是1149.1强制性指令。当
在SAMPLE / PRELOAD指令加载到
指令寄存器和TAP控制器处于Capture -DR
状态下,对输入数据和输出引脚的快照是
捕捉到边界扫描寄存器。
用户必须意识到, TAP控制器时钟只能
工作在频率高达20 MHz ,而SRAM时钟
经营超过幅度快一个数量级。因为有
是在时钟的频率差大,则可能是
在Capture-DR状态,输入或输出将发生
过渡。然后在TAP可以尝试捕捉,而在一个信号
过渡(稳态) 。这不会损害设备,但
但不保证,以将捕捉到的值。
可重复的结果可能是不可能的。
为了保证边界扫描寄存器将捕获
的信号的正确值, SRAM的信号必须稳定
足够长的时间,以达到TAP控制器的捕获设置了加
保持时间(T
CS
和T
CH
) 。 SRAM的时钟输入可能不
正确地捕捉到,如果没有办法在一个设计以停止(或减慢)
一个SAMPLE / PRELOAD指令在时钟。如果这是一
问题,它仍然是可能的以捕获所有其他信号,只要
忽略CK和CK的边界扫描捕捉到的值
注册。
一旦数据被捕获,能够通过移出数据
把TAP进入Shift-DR状态。这个地方的边界
扫描TDI和TDO引脚之间注册。
PRELOAD允许的初始数据图案被放置在所述
边界扫描寄存器单元的锁存并行输出前
到另一边界扫描测试操作的选择。
数据为样本和预紧阶段换档可
需要时同时发生 - 也就是说,当数据捕获
被移出,预加载的数据可以移入。
绕行
当BYPASS指令,在指令寄存器加载
和TAP置于Shift-DR状态,旁路寄存器
放置在TDI和TDO引脚之间。的优点
BYPASS指令,可以缩短边界扫描路径
当多个设备上的电路板连接在一起。
EXTEST
EXTEST指令能够被驱动的预加载数据
出通过该系统输出引脚。该指令还选择
边界扫描寄存器连接串行访问
在Shift- DR控制器状态的TDI和TDO之间。
EXTEST输出总线三态
IEEE标准1149.1任务的TAP控制器能够
把输出的总线进入三态模式。
边界扫描寄存器都有特定的位位于,位# 89
( 165球FBGA封装) 。当此扫描单元,称为
“外测试输出总线三态” ,被锁存到预置寄存器
期间的TAP控制器“更新-DR ”的状态,这将直接
控制输出(Q总线)引脚的状态,当EXTEST是
输入为当前指令。高电平时,它会启用
输出缓冲器以驱动输出总线。低电平时,此位将
将输出的总线进入高阻状态。
这一点可以通过输入SAMPLE / PRELOAD设置或
EXTEST命令,然后转移所需的位到该单元格,
在“SHIFT -DR ”状态。在“更新-DR ” ,值
加载到移位寄存器单元将锁存到预置
注册。当EXTEST指令输入,此位将
直接控制输出Q总线管脚。注意,该位是预先设定的
高以使能输出时,该设备加电,并
还当TAP控制器处于“测试逻辑复位”状态。
版权所有
这些指令不落实,但可以留作
将来使用。不要使用这些指令。
文件编号: 38-05383牧师* K
第12页33