
数据表
硬件接口
在表15中所述的标签包括物理接口
用户编程设备和所述串行端口之间
AD9637.
SCLK引脚和CSB引脚用作输入
使用SPI接口时。该SDIO引脚是双向的,
在充当在写阶段的输入和作为输出
在回读。
SPI接口非常灵活,无论是通过被控制
的FPGA或微控制器。一种SPI配置方法
在详细地描述了
AN- 812应用笔记,
MICRO-
基于控制器的串行端口接口( SPI )启动电路。
SPI端口不应该在周期的时候完全被激活
所需的转换器的动态性能。因为
SCLK信号, CSB信号和SDIO信号通常是
异步ADC时钟,噪音这些信号
降低转换器性能。如果板上SPI总线,用于
其它设备,这可能是必要的,以提供与缓冲器
该总线与
AD9637
为了防止从跃迁这些信号
tioning在在关键的采样周期的转换器输入。
有些引脚用作第二功能时, SPI接口不
被使用。当引脚绑DRVDD或接地
设备上电期间,它们与特定关联
功能。表16描述了所支持的strappable功能
对
AD9637.
AD9637
引脚为输出数据格式,输出的静态控制线
数字测试模式,掉电功能控制。在这
模式下, CSB应该连接到AVDD ,即禁用
串行端口接口。
当该设备在SPI模式时, PDWN引脚(如果已启用)
保持活动状态。对于SPI控制掉电时, PDWN引脚
应设置为默认状态。
SPI触及特点
表16提供的一般功能的简要说明该
是通过SPI访问。这些功能将在详细描述
在
AN- 877应用笔记,
接口与高速ADC
通过SPI 。
该
AD9637
部分特有的功能进行详细说明
在存储器映射寄存器描述部分如下
表17所示,外部存储器映射寄存器表。
表16.特点残疾人专用使用的SPI
功能名称
模式
时钟
描述
允许用户设置或者掉电
模式或待机模式
允许用户访问的DCS ,设置
时钟分频器,设置时钟分频的相位,
和使能同步
允许用户以数字方式调整
补偿器
允许用户设置测试模式,有
在输出位已知数据
允许用户设置的输出模式
允许用户设置输出时钟极性
基于可扩展的功耗选项
分辨率和速度等级的选择
OFFSET
测试I / O
输出模式
输出相位
ADC的分辨率
和速度等级
配置,但没有SPI
在应用程序不接口SPI控制寄存器,
在SDIO / DFS引脚时, SCLK / DTP引脚和PDWN引脚
作为独立的CMOS兼容控制引脚。当
装置上电时,它假定该用户打算使用的
第0版|第29页40