位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第804页 > AD9257-65EBZ > AD9257-65EBZ PDF资料 > AD9257-65EBZ PDF资料1第36页

AD9257
应用信息
设计指南
在开始设计和布局之前,
AD9257
作为一个系统,
建议设计人员熟悉这些
指南,其中描述了特殊的电路连接,并
布局的要求都需要一定的引脚。
数据表
通过PCB的底部。这些过孔应
焊料填充或堵塞。
提高ADC和之间的覆盖和粘合
PCB ,通过叠加一个silk-分区连续铜平面
屏幕PCB上成多个均等的部分。这提供
在回流过程中的ADC与PCB之间提供多个连接点
过程,而使用一个连续的平面,没有分区
确保只有一个连接点。有关详细信息,
包装和芯片级封装的PCB布局,请参阅
AN-772
应用笔记,
设计与制造指南
该引脚架构芯片级封装( LFCSP )
at
www.analog.com 。
电源和接地建议
当连接电源
AD9257,
所以建议
使用两个独立的1.8 V电源。使用一个供应模拟
( AVDD ) ;用于数字输出一个单独的电源
( DRVDD ) 。为AVDD和DRVDD ,几个不同
去耦电容应采用适用于高频和
低的频率。将这些电容器靠近点
条目在PCB级和接近该部分的销,以
最小的走线长度。
单PCB接地层时,使用足够了
AD9257.
有了适当的去耦和的智能分区
印刷电路板的模拟,数字和时钟部分,获得最佳性能
是很容易实现的。
VCM
VCM引脚去耦至地, 0.1 μF
电容。
参考脱钩
VREF引脚应通过外部去耦至地,
低ESR , 1.0 μF电容并联的低ESR , 0.1 μF
陶瓷电容器。
裸露焊盘散热块
建议
它要求在ADC底部露出的焊盘是
连接到模拟地(AGND ),以达到最佳的电
和热性能
AD9257.
暴露的连续
PCB上的铜平面应配合到
AD9257
裸露
垫脚0铜平面上应有多个通孔来实现
用于热耗散到尽可能低的电阻的热路径
SPI端口
SPI端口不应该在周期的时候完全被激活
所需的转换器的动态性能。因为
SCLK信号,CSB信号和SDIO信号通常是异步的
ADC时钟,从这些信号中的噪声会降低转换器
性能。如果板上SPI总线用于其它装置,
可能有必要在该总线与所述缓冲器之间
AD9257
以防止在过渡CON组这些信号
在关键的采样周期变频器输入。
第0版|第36页40