
ES4428 / ES4427产品简介
ES4428引脚说明
表1列出了ES4428的引脚说明。
表1 ES4428引脚说明
名字
数
1, 9, 18, 27, 35, 44, 51,
59, 68, 75, 83, 92, 99,
104, 111, 121, 130, 139,
148, 157, 164, 172, 183,
193, 201
8, 17, 26, 34, 43, 52, 60,
67, 76, 84, 91, 98, 103,
112, 120, 129, 138, 147,
156, 163, 171, 177, 184,
192, 200, 208
23:19,16:10,7:2,207:204
24
I / O
I
3.3V电源。
德网络nition
VCC
I
地面上。
VSS
LA [ 21:0]
RESET#
TDMDX
O
I
O
I
设备地址输出。
复位。
TDM发送数据输出。
ROM选择。
RSEL
0
1
选择
16位ROM
8位ROM
RSEL
25
TDMDR
TDMCLK
TDMFS
TDMTSC #
交易平台
28
29
30
31
I
I
I
O
O
TDM接收数据输入。
TDM时钟输入。
TDM帧同步。
TDM输出使能。
音频发送帧同步输出。
系统和DSCK输出时钟频率选择的复位时间。矩阵
下面列出了可用的时钟频率以及它们各自的PLL位
设置..
SEL_PLL2
0
0
0
0
1
1
1
1
SEL_PLL1
0
0
1
1
0
0
1
1
SEL_PLL0
0
1
0
1
0
1
0
1
时钟输出
VCO不起作用。
27兆赫
旁路模式
54兆赫
121.5兆赫
81兆赫
94.5兆赫
108兆赫
SEL_PLL1
32
TSD
SEL_PLL0
SEL_PLL2
NC
MCLK
TBCK
RSD
RWS
RBCK
APLLCAP
33
36
37, 38, 41, 42, 146:142,
155:149, 158, 203:202
39
40
45
46
47
48
O
I
I
—
I / O
I / O
I
I
I
I
音频发送串行数据输出。
参阅说明书和矩阵SEL_PLL1销32 。
参阅说明书和矩阵SEL_PLL1销32 。
无连接。平仓离场。
音频主时钟的音频DAC 。
音频发送位时钟输出。
音频接收串行数据输入。
音频接收帧同步输入。
音频接收位时钟输入。
模拟PLL电容输入。
3
SAM0358-052201
ESS技术公司