
HSP3824
控制寄存器
下表描述了每个控制寄存器的功能以及在每个控制寄存器中的相关位。
配置寄存器0地址( 0H ) MODEM配置寄存器
第7位
该位选择发射天线,控制输出ANT_SEL引脚。它仅适用于半双工模式。 (位5 = 0)
逻辑1 =天线A.
逻辑0 =天线B.
在单天线操作该位被用作ANT_SEL端子的输出。在双天线模式下,该位被忽略。
逻辑1 =天线A.
逻辑0 =天线B.
此控制位用于全双工和半双工操作之间进行选择。如果对于全双工操作置位,则
ANT_SEL销反映CR0的第7位时, TX_PE是活跃的设置,反映了接收器的选择时, TX_PE是
无效。在全双工操作中, ANT_SEL脚总是反映了接收器的天线的选择。
逻辑1 =全双工。
逻辑0 =半双工。
这些控制位被用来选择四个输入序言部首模式,用于发送数据中的一个。序言
和头都DBPSK的所有操作模式。模式0后跟的DBPSK数据。用于模式1-3中,数据可
被配置为DBPSK或DQPSK 。这是一个“无关” ,如果标题是外部生成的。
模式
0
1
2
3
第2位
4位
0
0
1
1
第3位
0
1
0
1
模式说明
序言与SFD字段。
序言与SFD和CRC16 。
序言与SFD ,长度和CRC16 。
全前导码和头。
第6位
第5位
位4,3
该控制位被用来使SFD (帧起始定界符)定时器。如果时间设置和SFD之前到期
已被检测到,则HSP3824将返回到它的采集模式。
逻辑1 :启用SFD计时器开始计时,一旦PN收购已经完成。
逻辑0 :禁止SFD定时器。
该控制位使计数每嵌入在报头中的长度字段的数据的比特数。只有在使用
头模式2和3。然后根据返回处理器进入收购模式,在该结束的数
算。如果长度字段为0000h ,调制解调器将在SFD结束复位无论此位的设置。
逻辑1 =使长超时。
逻辑0 =禁用。
未使用的不在乎。
配置寄存器1地址( 04H ) MODEM配置寄存器B
第1位
位0
第7位
当活性位保持RXCLK和TXLK速率常数为前同步码和数据传输,即使数据
被调制的DQPSK 。此位是用来当外部处理器无法容纳率的变化。这是一个活跃的
高信号。所使用的速率为QPSK速率和BPSK的头位是双时钟。
这些控制位被用来定义一个二进制数( N),从0 - 31,此计数用于断言TX_RDY -N - 时钟
( TXCLK )将第一个数据位的开始之前。如果这被设置为零,则该TX_RDY将立即置
后序头部的最后一位。
当激活内部A / D校准电路将参照中等规模。当处于非活动状态,然后校准税务局局长
扣器实时调节参考电压,以优化的I,Q的水平。
逻辑1 =基准设定在中等规模(固定) 。
逻辑0 =实时调整的参考。
当活跃的A / D校准电路保持在其最后的值。
在最近的值逻辑1 =参考举行。
逻辑0 =实时参考电平调节。
第6位, 5,4 ,3,2
第1位
位0
27