位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第15页 > LPC1822JBD144 > LPC1822JBD144 PDF资料 > LPC1822JBD144 PDF资料1第11页

恩智浦半导体
LPC185x/3x/2x/1x
32位ARM Cortex -M3微控制器
表3中。
引脚名称
引脚说明
- 续
复位状态
TFBGA100
LBGA256
描述
TYPE
I / O
O
O
I / O
-
-
-
I / O
GPIO1 [2] -
通用数字输入/输出引脚。
U1_RTS -
请求发送输出UART1 。
CTOUT_11 -
对SCT输出11匹配输出3
计时器2 。
EMC_D2 -
外部存储器数据线2 。
R —
功能保留。
R —
功能保留。
R —
功能保留。
SD_DAT0 -
SD / MMC卡的数据总线0 。
GPIO1 [3] -
通用数字输入/输出引脚。
U1_RI -
振铃指示输入UART1 。
CTOUT_14 -
SCT输出14定时器3的匹配输出2 。
EMC_D3 -
外部存储器数据线3 。
R —
功能保留。
R —
功能保留。
R —
功能保留。
SD_DAT1 -
SD / MMC卡的数据总线1 。
GPIO1 [4] -
通用数字输入/输出引脚。
U1_CTS -
清除发送输入UART1 。
CTOUT_15 -
SCT输出15定时器3的匹配输出3 。
EMC_D4 -
外部存储器数据线4 。
R —
功能保留。
R —
功能保留。
R —
功能保留。
SD_DAT2 -
SD / MMC卡的数据总线2 。
GPIO1 [5] -
通用数字输入/输出引脚。
U1_DCD -
数据载波检测输入UART1 。
R —
功能保留。
EMC_D5 -
外部存储器数据线5 。
T0_CAP1 -
捕捉定时器0输入1 。
R —
功能保留。
R —
功能保留。
SD_DAT3 -
SD / MMC卡的数据总线3 。
I / O
I
O
I / O
-
-
-
I / O
I / O
I
O
I / O
-
-
-
I / O
I / O
I
-
I / O
I
-
-
I / O
LQFP208
LQFP144
P1_9
T7
J5
52
73
[2]
N;
PU
P1_10
R8
H6
53
75
[2]
N;
PU
P1_11
T9
J7
55
77
[2]
N;
PU
P1_12
R9
K7
56
78
[2]
N;
PU
LPC185X_3X_2X_1X
本文档中提供的所有信息受法律免责声明。
[1]
NXP B.V. 2012保留所有权利。
初步数据表
第4版 - 2012年10月31日
11 147