
同
8K ROM
Z86C21 MCU
引脚功能
/无ROM
(输入,低电平有效) 。该管脚,连接到时
GND ,禁止内部ROM和强制器件
函数作为Z86C91无ROM Z8 。有关更多细节
无ROM版本,请参阅Z86C91产品规格
化。 (注:当悬空或拉高至V
CC
,
的部分功能作为一个正常Z86C21 ROM版) 。这
引脚仅适用于Z86C21的44引脚版本。
/ DS
(输出,低电平有效) 。数据选通是一次激活
每个外部存储器传输。对于读操作,
数据必须的/ DS的后沿之前是可用的。为
WRITE操作时,/ DS的下降沿指示
输出数据是有效的。
/ AS
(输出,低电平有效) 。地址选通脉冲,在一次
每个机器周期的开始。地址输出
通过端口1为所有的外部程序。内存地址
传输是在下降沿有效/ AS 。下
程序控制, / AS被放置在高阻抗
随着端口0和1的状态下,数据选通和读/
写。
XTAL1 , XTAL2
1水晶,水晶2
(基于时间的输入和
输出,分别)。这些引脚连接并行谐振
楠水晶,陶瓷谐振器, LC ,或任何外部单
相时钟片上振荡器和缓冲。
R'' W
(输出,写低) 。读/写信号是低
当MCU在写外部程序或数据
内存。
/ RESET
(输入,低电平有效) 。为了避免异步和
嘈杂复位问题, Z86C21配备有一复位
四个外部时钟( 4TpC )滤波器。如果外部/ RESET
信号小于4TpC的持续时间,没有发生复位。
在检测到/ RESET之后的第五时钟,内部
RST信号被锁定,并保持内部寄存器数量
18外部时钟或外部的持续时间
/ RESET ,以较长者为准。在复位周期, / DS是
保持有效,而低/截至TpC2的速度循环。当
/ RESET被停用,执行程序开始在某些地区可能
化000C ( HEX ) 。上电复位时,必须保持为低电平
50毫秒,或者直到V
CC
是稳定的,以较长者为准。
端口0
( P07 - P00 ) 。 P0口是一个8位,半字节可编程,
双向TTL兼容端口。这8个I / O线
可以在软件控制下可以配置为半字节的I / O
口,或作为用于连接外部存储器的地址端口上。
当作为一个I / O端口时,端口0可以被放置在
握手控制。在这种结构中,端口3 ,线P32
和P35被用作交换控制/ DAV0和
RDY0 (可用的数据就绪) 。握手信号
分配由上的I / O的方向规定
四位P07 - P04 。低半字节必须具有相同的
方向的上半段是在握手
控制权。
对于外部内存引用,端口0可以提供AD-
连衣裙位A11 -A8 (低四位)或A15 -A8 (低,
上半字节),这取决于所需的地址空间。
如果地址范围,需要12或更少的位,使上
端口0的四位独立编程的I / O ,而
低四位用于寻址。如果一个或两个
需要对I / O操作的半字节,它们必须被配置
通过写入端口0模式寄存器被保险。
在无ROM模式下,硬件复位后,端口0线
定义为地址线A15- A8,并延长定时是
设置以适应慢速的内存访问。了初始化
化程序包括重新配置,以消除这种EX-
倾向于定时模式(图5 ) 。
\6