
表2-7 。伪色彩模式像素锁序列(见注14和16 )
v1
VGA7–VGA0
s1
P0
P1
P2
P3
s2
P0
P1
P2
P7
s9
P1 – P0
P3 – P2
P5 – P4
P31 – P30
s11
P3 – P0
s12
P3 – P0
P7 – P4
s3
P0
P1
P2
P15
s13
P3 – P0
P7 – P4
P11 – P8
P15 – P12
s4
P0
P1
P2
P31
s14
P3 – P0
P7 – P4
P11 – P8
P31 – P28
s16
P7 – P0
s17
P7 – P0
P15 – P8
s6
P1, P0
P3, P2
s7
P1 – P0
P3 – P2
P5 – P4
P7 – P6
s8
P1 – P0
P3 – P2
P5 – P4
P15 – P14
s18
P7 – P0
P15 – P8
P23 – P16
P31 – P24
注: 14.闭锁顺序由上LCLK上升沿启动。对于模式,其中多组数据
被锁定的LCLK上升沿锁存所有的团体和像素时钟转移出来开始的
低编号的组。例如,在伪色的子模式3与16位象素总线宽度,上升沿
的LCLK锁存以上(S13)所示的所有的数据组和所述像素时钟转移出来的顺序
P( 3 - 0 ),P( 7 - 4 ),P( 11 - 8 )和P (15 - 12)。另外,在各子表中的每一行以上表示一个像素。
15.如果在big-endian格式( GCR3 = 1 ) ,像素总线外部用户(即D31换
连接到P0 , D0连接到P31 ) 。因为数据总是移出从低编号的组
高编号组,像素总线的外部交换引起的被移出的基团
正确的顺序。然而,对于每个像素1位以上的模式中,每个数据组中的位进行反转
( LSB到MSB) 。这是内部的VIP输入多路复用器纠正。大端和之间的差异
小端的数据格式以及它们如何影响象素总线操作中更详细地讨论
附录C.
2–18