添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第514页 > TSB12LV32TPZEP > TSB12LV32TPZEP PDF资料 > TSB12LV32TPZEP PDF资料2第97页
TSB12LV32 / PHY接口
保持状态断言在分组传输的结束指示物理层设备,该TSB12LV32请求
在不释放串行总线发送下一个数据包(数据包连接在一起) 。物理层器件响应此
通过等待所需的最小包间隔时间,然后声称授予为串联的请求
前。这个功能可以被用来发送一个确认,或发送后,发送一个统一的回应
在一个同步周期连续的同步数据包。除非多段串联是
使能时,在一个单一的总线所有权传输的所有数据包都必须是相同的速度(因为速度
该数据包的第一个数据包之前,被设置) 。如果多段串联启用(当紧急监援中心位
PHY寄存器5位), TSB12LV32必须指定的下一个连接的分组的速度码
D处时便发出按住CTL端子在一个数据包的末尾。对于此速度码的编码
是相同的,如表8-11中给出了前面接收的分组数据的速率的代码。
发送的最后分组的当前总线所有权之后, TSB12LV32通过认定闲着释放总线
在CTL端子两个时钟周期。物理层开始一个时钟后断言闲置的CTL端子
从抽样的链路空闲。需要注意的是,每当对D和CTL端子改变物理层之间的方向
和TSB12LV32 ,存在允许以使界面两侧的可以操作于一个额外的时钟周期
注册版本的接口信号。
系统时钟
(a)
CTL [0:1 ]
00
11
00
(b)
00
(c)
01
(d)
10
(e)
01
00
(f)
D[0:7]
00
00
d0
dn
SPD
00
00
00
00
(g)
00
链路控制CTL和D
PHY CTL和D输出为高阻
注: SPD =速度代码,请参阅表8-11 , D0 -DN =分组数据
图8-6 。正常的数据包传输时序
事件的正常分组传输的顺序如下:
发送操作开始。该PHY断言授予的CTL线后闲置交出控制
接口的链路,以使链接可以传输数据包。所述PHY释放控制的接口
(即,它放置在一个高阻抗状态的CTL和D输出)以下的空闲周期。
可选的空闲周期。链接可以断言之前的任何持有或发送断言至多有一个空闲周期。
这空闲周期是可选的;链路不需要断言空闲前述任一保持或传输。
可选持有周期。链接可以断言保持长达47个周期之前发送的断言。这些
持有周期(S )是可选的;链路不需要断言保持前述发送。
90
TSB12LV32-EP
SGLS139B - 2003年10月 - 修订2004年4月

深圳市碧威特网络技术有限公司