位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第208页 > TMS320C6655CZH > TMS320C6655CZH PDF资料 > TMS320C6655CZH PDF资料1第25页

TMS320C6655/57
固定和浮点数字信号处理器
www.ti.com
2012年SPRS814A月
内存映射摘要(共5部分)
物理36位地址
开始
0 22B01000
0 34000000
0 34200000
0 40000000
0 50000000
0 60000000
0 70000000
0 74000000
0 78000000
0 7C000000
8 00000000
结束
0 33FFFFFF
0 341FFFFF
0 3FFFFFFF
0 4FFFFFFF
0 5FFFFFFF
0 6FFFFFFF
0 73FFFFFF
0 77FFFFFF
0 7BFFFFFF
0 7FFFFFFF
8 7FFFFFFF
字节
277M-64K
2M
190M
256M
256M
256M
64M
64M
64M
64M
2G
描述
版权所有
队列管理器子系统数据
版权所有
超链接数据
版权所有
PCIe数据
EMIF16 CE0数据空间,支持NAND , NOR , SRAM或
(1)
内存
EMIF16 CE1数据空间,支持NAND , NOR , SRAM或
内存
(1)
EMIF16 CE2数据空间,支持NAND , NOR , SRAM或
(1)
内存
EMIF16 CE3数据空间,支持NAND,NOR和SRAM
(1)
内存
DDR3 EMIF数据
(2)
结束
33FFFFFF
341FFFFF
3FFFFFFF
4FFFFFFF
5FFFFFFF
6FFFFFFF
73FFFFFF
77FFFFFF
7BFFFFFF
7FFFFFFF
FFFFFFFF
表2-2
开始
22B01000
34000000
34200000
40000000
50000000
60000000
70000000
74000000
78000000
7C000000
80000000
逻辑32位地址
表2-2结束
每个片选的16位NOR和SRAM 1 32MB 。每个片选的8位NOR和SRAM 16MB 。在32MB和16MB大小的限制并不适用于NAND 。
2所述的存储器映射仅显示了DDR3内存空间的默认MPAX配置。对于扩展的DDR3内存空间的访问(最大支持8GB ) ,请参阅MPAX
在配置细节
的C66x CorePac用户指南
和
多内核共享存储器控制器( MSMC )梯形校正设备的用户指南
in
来自得州的相关文档
仪器''
在第65页。
2.4启动顺序
引导序列是由DSP的内部存储器中装入程序和数据部分的处理。该
DSP的内部寄存器被编程为预定的值。引导顺序自动启动
在每次上电复位,热复位和系统复位。当地复位到个人的C66x CorePac不应该影响
设备上的硬件启动控制器的状态。关于复位的发起人的详细信息,请参见
7.4
''复位控制器''
第120页上的引导加载程序使用的L2 SRAM的部分(开始地址0x0087 2DC0和
结束地址0x0087 FFFF )设备的初始启动过程。有关存储配置类型的详细信息
在此保留L2节看
引导程序的的C66x DSP的用户指南
in
来自得州的相关文档
仪器''
在第65页。
在C6655 / 57支持开始执行ROM中的基地址的几个引导过程,它包含了
必要的引导程序代码,以支持各种设备的启动模式。在引导过程是软件驱动和使用
在BOOTMODE [ 12 : 0 ]设备配置投入,以确定软件配置必须是
完成。有关引导顺序的更多详细信息,请参阅
引导程序的的C66x DSP的用户指南
in
“”相关
德州仪器(TI) ''文档
在第65页。
2.5引导模式,并支持设置PLL
该器件支持多种启动进程,这充分利用了内部引导ROM 。大多数的引导过程是软件
驱动时,使用BOOTMODE [2:0 ]的设备配置的输入以确定所述软件配置绝
完成。从硬件的角度来看,有两种可能的启动模式:
公共ROM启动
- 的C66x CorePac0复位解除,并开始从L3 ROM基地执行
地址。执行引导过程(例如后,从我
2
ROM ,以太网或RapidIO的)的C66x CorePac0话
开始从提供的引导入口点执行。对于只有C6657 ,其他的C66x CorePac从发布
复位并开始执行从L3的ROM空闲。它随后从IDLE发布了基于中断
通过的C66x CorePac0产生。见
引导程序的的C66x DSP的用户指南
in
''相关文档
德州仪器(TI) ''
在第65页了解更多详情。
版权所有2012德州仪器
提交文档反馈
设备概述
25