
批准的产品
XG571C
SMBus的频率时钟发生器W /降低EMI的扩频
技术基于奔腾处理器设计
2线SMBus控制接口
2线控制接口实现了一个只写从站接口。的XG571不能被读回。子寻址
不被支持,因而前面所有字节必须以改变的控制字节1被发送。 2线控制
接口允许每个时钟输出,可单独使能或禁用。它还允许24/48 MHz频率的选择
和测试模式使能。
在正常的数据传输时, SDATA信号只有当SDCLK信号为低的变化,并且是稳定的,当SDCLK
高。有两个例外。高到SDATA低的转变,而SDCLK是高是用来指示
开始一个数据传输周期。低到SDATA而SDCLK是高高的跳变表示数据传输结束
周期。数据总是被作为完整的8位字节,在这之后的应答被产生。传送的第一个字节
循环是用一个读/写位为LSB的7位地址。数据首先传送MSB 。
该设备将要写入响应10字节的数据( max)与地址
D2
通过生成的确认(低)信号
在SDATA线下接收到每个字节。该设备将不响应任何其他控制接口条件。
当PWR_DWN #引脚为低电平SMBus接口被禁用。以前设置控制寄存器保留。
串口控制寄存器
注意:
该引脚号列中列出的受影响的针数适用。该@Pup列给出了状态真
上电。字节被设置为只对真正的力量了显示的值,而不是当PWR_DWN #引脚被激活。
下面的地址字节( D2)的确认,两个额外的字节必须发送:
1 ) “命令
CODE
“字节,并
2 ) “字节
计数“
字节。
虽然在这两个字节中的数据(位)被认为是“不关心”的,它们必须被发送,并且将
承认。
字节0 :功能选择寄存器
位
7
6
5
4
3
2
1
0
@Pup
0
0
0
0
1
1
0
0
针#
*
*
*
*
23
22
描述
版权所有
版权所有
版权所有
版权所有
48/24兆赫( “1”设置输出频率48MHz , “0”可将输出设置为24MHz )
48/24兆赫( “1”设置输出频率48MHz , “0”可将输出设置为24MHz )
位1位0
1
1三州
1
0
扩频工作模式
0
1测试模式
0
0正常操作模式
赛普拉斯半导体公司
525洛Coches街
加利福尼亚州米尔皮塔斯95035电话: 408-263-6300 ,传真: 408-263-6571
http://www.cypress.com
文件编号: 38-07019牧师**
5/17/2001
第17页4