位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第131页 > LPC1788FET180 > LPC1788FET180 PDF资料 > LPC1788FET180 PDF资料3第91页

恩智浦半导体
LPC178x/7x
32位ARM Cortex -M3微控制器
表25.动态特性:我
2
C总线引脚
[1]
T
AMB
=
40
C至+ 85
C.
[2]
符号
t
HD ; DAT
参数
数据保持时间
[3][4][8]
条件
标准模式
快速模式
快速模式Plus
民
0
0
0
250
100
50
最大
-
-
-
-
-
-
单位
s
s
s
ns
ns
ns
t
SU ; DAT
数据建立
时间
[9][10]
标准模式
快速模式
快速模式Plus
[1]
[2]
[3]
[4]
[5]
[6]
见我
2
C总线规范
UM10204
了解详细信息。
参数是有效的工作温度范围内,除非另有规定ED 。
t
HD ; DAT
]是在SCL的下降沿测量的数据保持时间;适用于在传输数据
和确认。
设备必须在内部提供至少300 ns的为SDA信号(保持时间相对于
V
IH
SCL信号(分钟)) ,以桥接SCL下降沿的未定义区域。
C
b
=在pF的总线上的总电容。
最大吨
f
对于SDA和SCL总线线路被指定为300纳秒。最大下降时间为SDA
输出级吨
f
规定为250纳秒。这使得串联保护电阻被连接在间
SDA和SCL引脚和SDA / SCL公交线路不超过规定的最高吨
f
.
在快速模式Plus ,下降时间规定是相同的两个输出级和总线时序。如果串联电阻
使用时,考虑到总线时序设计时应该考虑到这一点。
最大吨
HD ; DAT
可能是3.45
s
和0.9
s
对于标准模式和快速模式,但必须小于
吨的最大
VD ; DAT
或T
VD ; ACK
通过过渡时间(见
UM10204).
这必须最大只有满足
该器件没有延长的低电平周期(T
低
)的SCL信号。如果时钟绵延在SCL的
数据必须是有效的建立时间之前,它会释放时钟。
t
SU ; DAT
]是测定相对于SCL的上升沿的数据建立时间;适用于在数据
传输和确认。
[7]
[8]
[9]
[10]快速模式I
2
C总线器件也可在标准模式我使用
2
C总线系统,但要求吨
SU ; DAT
=
250 ns的必须被满足。这将是自动进行的,如果设备没有延长低电平时间
在SCL信号。如果该器件延长了SCL信号的低电平周期,它必须在下一个输出
数据位到SDA线T
的R(最大)
+ t
SU ; DAT
= 1000 + 250 = 1250纳秒(根据标准模式我
2
C总线
规范) SCL线前被释放。另外,确认时间必须满足这个设置时间。
t
f
SDA
70 %
30 %
t
f
70 %
30 %
70 %
30 %
t
HD ; DAT
t
SU ; DAT
t
VD ; DAT
t
高
SCL
70 %
30 %
70 %
30 %
t
低
70 %
30 %
S
1 / f
SCL
002aaf425
图24.我
2
C总线引脚的时钟定时
LPC178X_7X
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2012保留所有权利。
初步数据表
第4版 - 2012年5月1日
91 120