
恩智浦半导体
LPC178x/7x
32位ARM Cortex -M3微控制器
表3中。
引脚说明
- 续
并非所有的功能都可以在各个地方。看
表2
(以太网, USB , LCD, QEI , SD / MMC , DAC引脚)和
表7
(EMC
引脚)。
球TFBGA208
球TFBGA180
符号
销LQFP208
描述
复位状态
[1]
[3]
销LQFP144
P1[8]
190 C7
B6
132
I;
PU
I / O
I
-
O
I / O
TYPE
[2]
P1[8] —
通用数字输入/输出引脚。
ENET_CRS ( ENET_CRS_DV ) -
以太网的载波侦听( MII
接口)或以太网的载波侦听/数据有效( RMII接口) 。
R —
功能保留。
T3_MAT1 -
匹配输出的定时器3 ,通道1 。
SSP2_SSEL -
从选择的SSP2 。
P1[9] —
通用数字输入/输出引脚。
ENET_RXD0 -
以太网接收数据0 ( RMII / MII接口) 。
R —
功能保留。
T3_MAT0 -
匹配输出的定时器3 ,通道0 。
P1[10] —
通用数字输入/输出引脚。
ENET_RXD1 -
以太网接收数据1 ( RMII / MII接口) 。
R —
功能保留。
T3_CAP0 -
输入捕捉定时器3 ,通道0 。
P1[11] —
通用数字输入/输出引脚。
ENET_RXD2 -
以太网接收数据2 ( MII接口) 。
SD_DAT [2] -
数据线2的SD卡接口。
PWM0 [6] -
脉宽调制0 ,输出6 。
P1[12] —
通用数字输入/输出引脚。
ENET_RXD3 -
以太网接收数据( MII接口) 。
SD_DAT [3] -
数据线3的SD卡接口。
PWM0_CAP0 -
捕捉输入PWM0 ,通道0 。
P1[13] —
通用数字输入/输出引脚。
ENET_RX_DV -
以太网接收数据有效( MII接口) 。
P1[14] —
通用数字输入/输出引脚。
ENET_RX_ER -
以太网接收错误( RMII / MII接口) 。
R —
功能保留。
T2_CAP0 -
输入捕捉定时器2 ,通道0 。
P1[15] —
通用数字输入/输出引脚。
ENET_RX_CLK ( ENET_REF_CLK ) -
以太网接收时钟
( MII接口)或以太网参考时钟( RMII接口) 。
R —
功能保留。
I2C2_SDA -
I
2
C2的数据输入/输出(此引脚不使用
专门的I2C垫) 。
I / O
I
-
O
I / O
I
-
I
I / O
I
I / O
O
I / O
I
I / O
I
I / O
I
I / O
I
-
I
I / O
I
-
I / O
P1[9]
188 A6
D7
131
[3]
I;
PU
P1[10]
186 C8
A7
129
[3]
I;
PU
P1[11]
163 A14
A12
-
[3]
I;
PU
P1[12]
157 A16
A14
-
[3]
I;
PU
P1[13]
P1[14]
147 D16
184 A7
D14
D8
-
128
[3]
I;
PU
I;
PU
[3]
P1[15]
182 A8
A8
126
[3]
I;
PU
LPC178X_7X
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2012保留所有权利。
初步数据表
第4版 - 2012年5月1日
17 120