
恩智浦半导体
LPC178x/7x
32位ARM Cortex -M3微控制器
表3中。
引脚说明
- 续
并非所有的功能都可以在各个地方。看
表2
(以太网, USB , LCD, QEI , SD / MMC , DAC引脚)和
表7
(EMC
引脚)。
球TFBGA208
球TFBGA180
符号
销LQFP208
描述
复位状态
[1]
[10]
销LQFP144
P2[13]
102 T16
M11 71
I;
PU
I / O
I
I / O
I / O
TYPE
[2]
P2[13] —
通用数字输入/输出引脚。该引脚
包括5 ns的输入干扰滤波器。
EINT3 -
外部中断3输入。
SD_DAT [3] -
数据线3的SD卡接口。
I2S_TX_SDA -
传输数据。它是由发射器驱动
和由接收器读取。对应于所述信号SD
I
2
S-总线特定网络阳离子。
R —
功能保留。
LCD_VD [5] -
LCD数据。
LCD_VD [9] -
LCD数据。
LCD_VD [19] -
LCD数据。
P2[14] —
通用数字输入/输出引脚。
EMC_CS2 -
低电平有效片选2的信号。
I2C1_SDA -
I
2
C1数据输入/输出(此引脚不使用
专门的I2C垫) 。
T2_CAP0 -
输入捕捉定时器2 ,通道0 。
P2[15] —
通用数字输入/输出引脚。
EMC_CS3 -
低电平有效的片选3的信号。
I2C1_SCL -
I
2
C1时钟输入/输出(此引脚不使用
专门的I2C垫) 。
T2_CAP1 -
输入捕捉定时器2 ,通道1 。
P2[16] —
通用数字输入/输出引脚。
EMC_CAS -
低电平有效SDRAM列地址选通。
P2[17] —
通用数字输入/输出引脚。
EMC_RAS -
低电平有效SDRAM行地址选通。
P2[18] —
通用数字输入/输出引脚。
EMC_CLK [0] -
SDRAM时钟0 。
P2[19] —
通用数字输入/输出引脚。
EMC_CLK [1] -
SDRAM时钟1 。
P2[20] —
通用数字输入/输出引脚。
EMC_DYCS0 -
SDRAM片选0 。
P2[21] —
通用数字输入/输出引脚。
EMC_DYCS1 -
SDRAM片选1 。
P2[22] —
通用数字输入/输出引脚。
EMC_DYCS2 -
SDRAM片选2 。
SSP0_SCK -
串行时钟SSP0 。
T3_CAP0 -
输入捕捉定时器3 ,通道0 。
NXP B.V. 2012保留所有权利。
-
O
O
O
P2[14]
91
R12
-
-
[3]
I;
PU
I / O
O
I / O
I
P2[15]
99
P13
-
-
[3]
I;
PU
I / O
O
I / O
I
P2[16]
P2[17]
P2[18]
P2[19]
P2[20]
P2[21]
P2[22]
87
95
59
67
73
81
85
R11
R13
U3
R7
T8
U11
U12
P9
P11
P3
N5
P6
N8
-
-
-
-
-
-
-
-
[3]
I;
PU
I;
PU
I;
PU
I;
PU
I;
PU
I;
PU
I;
PU
I / O
O
I / O
O
I / O
O
I / O
O
I / O
O
I / O
O
I / O
O
I / O
I
[3]
[6]
[6]
[3]
[3]
[3]
LPC178X_7X
本文档中提供的所有信息受法律免责声明。
初步数据表
第4版 - 2012年5月1日
25 120