
LNK603-606/613-616
输入级
C1
R1
C2
R3
S
R1
L2
U1
R6
初级钳位
T1
R4
S
C3
S
S
D5
输出滤波器
产量
电容器
缓冲二极管
R8
C6
D7
使用LinkSwitch -II
R5
FB
C4
BP
D
C7
R2
D1
D2
反馈
电阻器
D4
绕行
电容
D3
RF1
C5
D3
C8
旁路供电
组件
R9
PRELOAD
电阻器
AC
输入
SPARK
GAP
DC
产量
PI-5110-050508
图5中。
PCB板布局范例显示5.1 W设计的,使用P封装。
次级环路面积
为了最大限度地减少漏感和EMI的环路面积
连接次级绕组,输出二极管和
输出滤波电容应尽量减少。此外,
足够的铜面积应在阳极提供,
二极管的散热阴极端子。更大的区域是
最好在安静的阴极端子。大阳极面积
增加高频辐射EMI。
静电放电火花隙
一个引线,沿着隔离屏障,以形成一个
的火花间隙电极。在二次另一个电极
由输出返回节点形成。火花间隙指示
ESD能量从二次回AC输入。该
从AC输入到火花隙电极引线应
间隔距离等痕迹,以防止不必要的电弧
以及可能的电路损坏。
漏极钳位优化
的LinkSwitch- II检测反馈绕组在初级侧
以调节输出。即在出现馈的电压
回绕组是次级绕组电压的反射
而内部MOSFET关断。因此,任何泄漏
感引起的振荡会影响输出调节。优化
漏极钳位以降低高频振荡,将给予
最好的调节。图6示出所希望的漏极电压
波形与图7相比具有大冲因
漏感引起的戒指。这会降低
输出电压调节性能。为了减少这种调整
电阻器和与其串联的钳位二极管的值。
6
牧师F 01/10
此外偏置电路的轻载效率更高
和更低的空载输入功耗。
增加了一个偏置电路能够降低无负载输入
功率约200 mW降低到30 mW以下,在230 VAC
输入。轻负载时的效率也得以提高,这样可避免
需要使用肖特基势垒的PN结二极管的输出
同时仍能满足平均效率要求。
在图4所示的电源设计的偏置
电路中。二极管D6 ,C5和R4形成偏置电路。
当输出电压低于8伏,一个额外的变压器
是必要的绕组,交流叠加在反馈绕组的顶部上。
这提供了足够高的电压以提供旁路引脚
即使在空载时低的开关频率的操作。
在图4中,添加的偏置绕组(从引脚2到引脚1)
叠加在反馈绕组(引脚4到引脚2 )的顶部。二极管
D6整流输出和C5为滤波电容。 10 uF的
电容以保持偏置电压在低
的开关频率。电容器类型不是关键的,但
额定电压应大于V的最大值
BIAS
.
建议流入旁路引脚等于IC
电源电流(约0.5 mA )的最小偏置绕组电压。
旁路引脚电流不应超过3 mA的最大
偏置绕组电压。 R4的值根据以下公式计算
(V
BIAS
– V
BP
)/I
S2
其中V
BIAS
( 10 V典型值)为C5的电压,I
S2
( 0.5毫安典型值)为IC供电电流和V
BP
( 6.2 V典型值)为
www.powerint.com