位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第127页 > IS61C1024AL-12HLI > IS61C1024AL-12HLI PDF资料 > IS61C1024AL-12HLI PDF资料2第8页

IS61C1024AL , IS64C1024AL
AC波形
写周期NO 。 1
(CE1 Controlled, OE is HIGH or LOW)
(1 )
t
WC
地址
有效的地址
t
SA
CE1
t
SCE1
t
SCE2
t
HA
CE2
WE
t
AW
t
PWE1
t
PWE2
t
HZWE
t
LZWE
高-Z
D
OUT
数据中,未定义
t
SD
D
IN
t
HD
数据
IN
有效
CE2_WR1.eps
写周期NO 。 2
( OE为高电平期间写周期)
(1,2)
t
WC
地址
有效的地址
t
HA
OE
CE1
CE2
WE
低
高
t
AW
t
PWE1
t
LZWE
高-Z
t
SA
D
OUT
数据中,未定义
t
HZWE
t
SD
D
IN
t
HD
数据
IN
有效
CE2_WR2.eps
注意事项:
1.内部写入时间由低CE1 , CE2很高,我们低的重叠定义。所有信号必须在有效状态,以
开始写的,但任何一个可以变为无效,终止写入。数据输入建立时间和保持时间都参考
因此终止了写信号的上升沿或下降沿。
2. I / O将承担高阻状态,如果OE = V
Ih
.
8
集成的芯片解决方案,公司 - www.issi.com -
1-800-379-4774
Rev. D的
05/09/2012