位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第0页 > MPC8358ECZUADDGA > MPC8358ECZUADDGA PDF资料 > MPC8358ECZUADDGA PDF资料2第39页

本地总线AC电气规格
表40.本地总线一般时序参数 - DLL启用(续)
参数
从本地总线时钟LUPWAIT输入保持
拉莱输出下降到LAD输出跳变( LATCH保持时间)
拉莱输出下降到LAD输出跳变( LATCH保持时间)
拉莱输出下降到LAD输出跳变( LATCH保持时间)
本地总线时钟拉莱崛起
本地总线时钟输出有效(除LAD / LDP和拉莱)
局部总线的时钟到数据有效的LAD / LDP
本地总线时钟,以解决有效LAD
从本地总线时钟输出保持(除LAD / LDP和拉莱)
从本地总线时钟法援署/ LDP输出保持
本地总线时钟为法援署/ LDP输出高阻抗
符号
1
t
LBIXKH2
t
LBOTOT1
t
LBOTOT2
t
LBOTOT3
t
LBKHLR
t
LBKHOV1
t
LBKHOV2
t
LBKHOV3
t
LBKHOX1
t
LBKHOX2
t
LBKHOZ
民
1.0
1.5
3.0
2.5
—
—
—
—
1.0
1.0
—
最大
—
—
—
—
4.5
4.5
4.5
4.5
—
—
3.8
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
笔记
3, 4
5
6
7
—
—
3
3
3
3
8
注意事项:
1.用于定时规范的符号跟着T的模式
(功能块的头两个字母)(信号)(状态)(参照)(状态)的
为
输入和T
(功能块的头两个字母)(参考)(状态)(信号)(状态)的
用于输出。例如,叔
LBIXKH1
象征着局部总线
定时(LB)的输入端( I)的去无效(X)的相对于时间的吨
LBK
时钟基准(K)变高(H ) ,在此情况
对时钟1 (1) 。此外,T
LBKHOX
于T象征着局部总线时序( LB )
LBK
时钟基准(K)到高(H ) ,相对于
到输出( O)将无效( X)或输出保持时间。
2.所有的时序是在参照LSYNC_IN的上升沿。
3.所有信号从OV测量
DD
LSYNC_IN的上升沿至0.4 / 2
×
OV
DD
所讨论的信号为3.3 V的
信号电平。
4.输入定时在引脚测得。
5. t
LBOTOT1
时,应使用RCWH [拉莱]未设置并当上拉莱输出管脚上的负荷比至少为10 pF的少
在LAD输出引脚上的负载。
6. t
LBOTOT2
时,应使用RCWH [拉莱]被设置并且当上拉莱输出管脚上的负载比至少为10 pF的少
负载LAD输出引脚。
7. t
LBOTOT3
当RCWH [拉莱]被设置并且当上拉莱输出管脚上的负载等于负载上LAD输出应使用
销。
8.为了主动/浮定时测量的,为Hi-Z或断开状态被定义为当总电流输送
通过该组件引脚小于或等于所述漏电流规格。
该表描述了设备的本地总线接口的一般时序参数。
表41.本地总线一般时序参数 - DLL旁路模式
9
参数
本地总线周期时间
输入设置本地总线时钟
从本地总线时钟输入保持
拉莱输出下降到LAD输出跳变( LATCH保持时间)
拉莱输出下降到LAD输出跳变( LATCH保持时间)
拉莱输出下降到LAD输出跳变( LATCH保持时间)
符号
1
t
LBK
t
LBIVKH
t
LBIXKH
t
LBOTOT1
t
LBOTOT2
t
LBOTOT3
民
15
7
1.0
1.5
3
2.5
最大
—
—
—
—
—
—
单位
ns
ns
ns
ns
ns
ns
笔记
2
3, 4
3, 4
5
6
7
MPC8360E / MPC8358E的PowerQUICC II Pro处理器版本2.x的TBGA硅硬件规格修订版5
飞思卡尔半导体公司
39