
CHRONTEL
数字视频接口
(续)
CH7004C
当IDF = 1, ( YCrCb的16位模式) ,H和V同步信号可以被嵌入到数据流中。在这种模式下,
嵌入的同步将是类似于CCIR656约定(不相同的,因为该约定是对8位数据
流) ,和“视频定时基准码'的第一个字节将被假定为发生时,一个Cb采样会
发生 - 如果在视频流是连续的。这是在划定
表4
下文。
表4的YCrCb非复用模式与嵌入式同步
IDF #
格式
像素#
总线数据
D[15]
D[14]
D[13]
D[12]
D[11]
D[10]
D[9]
D[8]
D[7]
D[6]
D[5]
D[4]
D[3]
D[2]
D[1]
D[0]
P0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
P1
S[7]
S[6]
S[5]
S[4]
S[3]
S[2]
S[1]
S[0]
00
0
0
0
0
0
0
0
P2
Y0[7]
Y0[6]
Y0[5]
Y0[4]
Y0[3]
Y0[2]
Y0[1]
Y0[0]
Cb0[7]
Cb0[6]
Cb0[5]
Cb0[4]
Cb0[3]
Cb0[2]
Cb0[1]
Cb0[0]
1
YCrCb的16位
P3
Y1[7]
Y1[6]
Y1[5]
Y1[4]
Y1[3]
Y1[2]
Y1[1]
Y1[0]
Cr0[7]
Cr0[6]
Cr0[5]
Cr0[4]
Cr0[3]
Cr0[2]
Cr0[1]
Cr0[0]
P4
Y2[7]
Y2[6]
Y2[5]
Y2[4]
Y2[3]
Y2[2]
Y2[1]
Y2[0]
Cb2[7]
Cb2[6]
Cb2[5]
Cb2[4]
Cb2[3]
Cb2[2]
Cb2[1]
Cb2[0]
P5
Y3[7]
Y3[6]
Y3[5]
Y3[4]
Y3[3]
Y3[2]
Y3[1]
Y3[0]
Cr2[7]
Cr2[6]
Cr2[5]
Cr2[4]
Cr2[3]
Cr2[2]
Cr2[1]
Cr2[0]
P6
Y4[7]
Y4[6]
Y4[5]
Y4[4]
Y4[3]
Y4[2]
Y4[1]
Y4[0]
Cb4[7]
Cb4[6]
Cb4[5]
Cb4[4]
Cb4[3]
Cb4[2]
Cb4[1]
Cb4[0]
P7
Y5[7]
Y5[6]
Y5[5]
Y5[4]
Y5[3]
Y5[2]
Y5[1]
Y5[0]
Cr4[7]
Cr4[6]
Cr4[5]
Cr4[4]
Cr4[3]
Cr4[2]
Cr4[1]
Cr4[0]
在这种模式下,在S [ 7-0 ]字节包含以下数据:
S[6]
S[5]
S[4]
=
=
=
F
V
H
=
=
=
1场2 ,在0场1时
1场消隐期间,其他0
1 EAV期间(在有效视频的结束同步参考)
0 SAV中(在有效视频的起始处的同步基准)
比特S [ 7]和S [ 3.0 ]被忽略。
复用模式
该XCLK信号的每个上升沿(或每个上升沿和下降沿)将锁存从图形芯片的数据。该
多路输入数据格式见
图5
和
6.
像素数据总线表示一个8 ,12,或16位
多路复用的数据流,它包含RGB或YCrCb的格式的数据。中,以色列国防军2设置, 4 , 5 7 , 8 , 9 ,
输入数据速率为2X PCLK ,并在每对的Pn值(例如, P0A和P0B )将包含一个完整的像素,
编码如下所示的表中。当IDF = 6 ,输入数据速率是3X PCLK ,和光合速率值的每一三元组
(例如, P0A , P0B和P0C )将包含一个完整的像素,编码如下所示的表中。当输入为
的YCrCb ,色差数据将在亮度数据的一半数据速率进行传输,与序列
被设置为Cb的,包括Y,Cr , Y,其中CB0 ,Y0, CR0指共同选址亮度和色差样 - 和
以下Y 1字节,是指到下一个亮度样品,每CCIR656标准。但是,时钟频率是
取决于当前的模式, (未27MHz时,如在CCIR656规定)。
201-0000-024 2.1版本, 99年8月2日
9