添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第834页 > LT1394 > LT1394 PDF资料 > LT1394 PDF资料3第14页
LT1720/LT1721
应用信息
车速限制
该LT1720 / LT1721比较器用于高
速度的应用,其中,以了解是很重要
一些限制。这些限制可以大致分
分为三类:输入速度的限制,输出速度
限制和内部速度限制。
还有,除了分流没有显着的输入速度极限
输入节点的电容。如果为2pF典型输入
节点的带动下, LT1720 / LT1721将作出回应。
输出速度是通过两种机制的约束,
其中的第一个网络连接,可从该摆电流
输出晶体管。为了保持低功耗静态OP-
关合作的LT1720 / LT1721的输出晶体管的尺寸
提供25毫安在45 mA的典型转换电流。这是
苏夫网络cient驱动容性负载很小逻辑门
输入以极高的速度。但转换率会
与高容性负载急剧放缓。因为
传播延迟(叔
PD
当时)去连接nition结束
输出电压为中间电源之间的连接固定的
摆目前实际上使LT1720 / LT1721快了
比3V与5V的输入过驱动为20mV 。
该输出速度极限的另一个表现是歪斜,
T的差
PDLH
和T
PDHL
。摆电流
的LT1720 / LT1721的随过程变化
PNP型和NPN晶体管,对于上升沿和下降沿
边缘分别。典型的0.5ns的偏斜可以有
极性,上升沿或更快的下降沿。再次,歪斜
将大大增加具有高容性负载。
比较器在单个封装中的偏斜现象corre-
迟来,但不完全相同。除了一些随机的变化,
有一个小的(在100ps到200ps的),由于系统的歪斜
包的物理寄生效应。对于LT1720 SO- 8 ,
比较器A ,其输出是毗邻V
CC
销,
将具有相对快的上升沿比比较
B.类似地,比较器B ,借助于相邻的一个输出的
到接地引脚将具有相对更快的下降沿。
类似的相关性发生在LT1721 S16中,而
在较小的MSOP封装和SSOP封装系统的时滞
一半是又小。当然,如果容性负载上
单个包装的两个比较器是不相同的,
微分时间将进一步降低。
第二个输出速度极限是夹转机。
该LT1720 / LT1721的输出快速初始优化
对此,有周转速度有些失落,限制
切换频率。输出晶体管被闲置在一个
一旦V低功耗状态
OH
或V
OL
通过检测达到
肖特基钳位作用。只有当输出具有
从旧的电压模压摆向新的电压,并且
钳位电路已稳定下来,也就是说达到了空闲状态
而输出是完全准备好再次转型。该夹具
周转时间通常为8ns的每个方向,从而
在最大切换频率的62.5MHz的,或125MB
数据速率。凭借更高的频率,辍学率和欠幅脉冲
可能发生。增加容性负载会增加时间
由于有限的转换电流所需要的回转和
最大切换频率会进一步降低。为
更高的翻转频率的应用,指的是LT1715 ,
其输出级可切换为150MHz的典型。
内部速度限制表现为色散
锡永。所有比较器有一定程度的分散,
德网络定义为传播延迟与输入的变化
超速。该LT1720 / LT1721的传播延迟
将与过驱动而变化,从一典型4.5ns的在20mV的
超速到7ns的5mV过驱动(典型值) 。该LT1720 /
LT1721的初级分散体的来源是迟滞
阶段。作为极性的变化到达在增益级
滞后期减去的正反馈
从过载使用。只有当足够的时间有
经过一个信号通过增益向前传播
阶段,向后穿过滞后阶段和向前
通过再一次的增益级,将输出级接收
过驱动的相同的水平,这将在所接收到的
没有滞后。
带超速的为5mV的LT1720 / LT1721是更快
5V电源比用3V电源,相反的是什么
是真的有20mV的过载。这是由于内部
限速,因为增益级是快了超过5V 3V
这主要是由于降低结电容与
较高的反向电压偏置。
在许多应用中,如在下面的实施例,
有大量的输入过驱动的。即使在应用程序
提供超速的低位徘徊, LT1720 / LT1721
有足够快的为2.5ns的绝对分散
( = 7 - 4.5 )通常是小到足以忽略不计。
17201fc
14

深圳市碧威特网络技术有限公司