
恩智浦半导体
LPC2364/65/66/67/68
单芯片16位/ 32位微控制器
表3中。
A行
1
5
9
TDO
引脚分配表
引脚符号
2
6
10
P0[3]/RXD0
P1[16]/ENET_MDC
P0[9]/I2STX_SDA/
MOSI1/MAT2[3]
RTCK
P1[17]/
ENET_MDIO
P2[1]/PWM1[2]/
RXD1/PIPESTAT0
TRST
P1[15]/
ENET_REF_CLK
V
DD(3V3)
P0[25]/AD0[2]/
I2SRX_SDA/TXD3
P1[14]/ENET_RX_ER
P2[5]/PWM1[6]/
DTR1/TRACEPKT0
V
DDA
P4[29]/MAT2[1]/
RXD3
P2[8]/TD2/
TXD2/TRACEPKT3
RTCX1
P0[18]/DCD1/
MOSI0/MOSI
P0[15]/TXD1/
SCK0/SCK
VBAT
P1[29]/PCAP1[1]/
MAT0[1]
P0[19]/DSR1/
MCICLK/SDA1
引脚符号
3
7
11
V
DD(3V3)
V
DD(DCDC)(3V3)
-
引脚符号
4
8
12
P1[4]/ENET_TX_EN
P0[4]/I2SRX_CLK/
RD2/CAP2[0]
-
引脚符号
P1[10]/ENET_RXD1
P0[7]/I2STX_CLK/
SCK1/MAT2[1]
TMS
P1[9]/ENET_RXD0
P2[0]/PWM1[1]/
TXD1/TRACECLK
TCK
P1[8]/ENET_CRS
V
SS
P0[24]/AD0[1]/
I2SRX_WS/CAP3[1]
P1[0]/ENET_TXD0
P2[4]/PWM1[5]/
DSR1/TRACESYNC
V
SSA
P0[23]/AD0[0]/
I2SRX_CLK/CAP3[0]
P2[7]/RD2/
RTS1/TRACEPKT2
V
SS
P1[21]/PWM1[3]/
SSEL0
P0[17]/CTS1/
MISO0/MISO
RTCX2
P1[25]/MAT1[1]
P0[20]/DTR1/
MCICMD/SCL1
B行
1
5
9
2
6
10
3
7
11
V
SS
V
SS
-
4
8
12
P1[1]/ENET_TXD1
P0[6]/I2SRX_SDA/
SSEL1/MAT2[0]
-
C行
1
5
9
1
5
9
2
6
10
2
6
10
3
7
11
3
7
11
TDI
P4[28]/MAT2[0]/
TXD3
-
P0[26]/AD0[3]/
AOUT/RXD3
P0[5]/I2SRX_WS/
TD2/CAP2[1]
-
4
8
12
4
8
12
P0[2]/TXD0
P0[8]/I2STX_WS/
MISO1/MAT2[2]
-
DBGEN
P2[2]/PWM1[3]/
CTS1/PIPESTAT1
-
D行
E行
1
5
9
2
6
10
3
7
11
VREF
P2[3]/PWM1[4]/
DCD1/PIPESTAT2
-
4
8
12
V
DD(DCDC)(3V3)
P2[6]/PCAP1[0]/RI1/
TRACEPKT1
-
F行
1
5
9
2
6
10
3
7
11
RESET
P2[9]/USB_CONNECT/
RXD2/EXTIN0
-
4
8
12
P1[31]/SCK1/
AD0[5]
P0[16]/RXD1/
SSEL0/SSEL
-
G行
1
5
9
2
6
10
3
7
11
XTAL2
V
SS
-
4
8
12
P0[30]/USB_D
P0[21]/RI1/
MCIPWR/RD1
-
排H
LPC2364_65_66_67_68
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2013年保留所有权利。
产品数据表
修订版7.1 - 2013年10月16日
7 69