
恩智浦半导体
LPC2364/65/66/67/68
单芯片16位/ 32位微控制器
FIQ的优先级最高。如果有多个请求,分配给FIQ , VIC将
请求产生FIQ信号到ARM处理器。以最快的速度FIQ
等待时间达到时,只有一个要求就是分类网络版为FIQ ,因为FIQ
服务程序可以简单地开始处理该设备。但如果多个请求是
分配给FIQ级, FIQ服务程序从VIC读一个词,
identi科幻ES这FIQ中断源(s)是(是)请求中断。
向量IRQ ,其中包括所有的中断是不分类网络版作为请求处理FIQ ,有
可编程的中断优先级。当多个中断被分配了相同的
优先权和同时发生,连接到最低编号VIC通道之一
将服务连接的第一个。
VIC将所有向量IRQ产生IRQ信号的请求
ARM处理器。 IRQ服务程序可通过读取VIC的一个寄存器启动和
跳转到由寄存器提供的地址。
7.5.1中断源
每个外设都有一条中断线连接到VIC但可能有几个
中断标志。单个中断标志也可能代表一个以上的中断
源。
P0口和P2口(共42个引脚),而不管所选择的功能的任何引脚,可
编程以产生一个上升沿,下降沿,或两者的中断。这样
中断请求从端口0和/或端口2来将与EINT3组合
中断请求。
7.6管脚连接模块
管脚连接模块允许微控制器的选择引脚有多个
功能。 CON组fi guration寄存器控制多路,让之间的连接
引脚和片上外设。
外围设备应当连接到相应的引脚之前被激活,并事先
任何相关的中断(S )被启用。任何使能的外设功能是活动
没有映射到相关的引脚应被视为理解过程把网络定义。
7.7通用DMA控制器
该GPDMA是一个AMBA AHB兼容外设从而允许选择
LPC2364 / 65 /66 /六十八分之六十七外设有DMA支持。
GPDMA一起使外设到存储器,存储器到外围,
外设到外设和存储器到存储器事务。每个DMA流
提供单向串行DMA传输的单源和目标。为
举例来说,一个双向端口,需要一个流用于发送,一个用于接收。该
源和目标区都可以是一个存储器区域或外围,并
可以通过AHB主进行访问。
7.7.1产品特点
两个DMA通道。每个通道可以支持单向传输。
该GPDMA可以传送8kB的SRAM和外设之间的数据,如
SD / MMC , 2 SSP和我
2
s接口。
LPC2364_65_66_67_68
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2013年保留所有权利。
产品数据表
修订版7.1 - 2013年10月16日
21 69