
***
Genesis Microchip公司机密***
SCLK
gm5110 / 20初步数据表
DCLK
SENSE_ACLK
IP_CLK
DP_CLK
DVI_CLK
IP_CLK
RCLK/2
RCLK/4
SCLK
ACLK
OCM_CLK
IFM_CLK
TCLK
TCLK
图9 。
片上时钟域
4.2硬件复位
硬件复位是通过保持RESETN引脚为低电平最少为1μs的执行。一
TCLK输入(参见上述时钟选项)一定期间以及复位之后被应用。当
复位周期是完整和RESETN被解除断言,所述的上电顺序如下:
1.重置所有类型的所有寄存器为默认状态(这是00H ,除非另有说明
在gm5110 / 20注册上市) 。
2.强制每个时钟域到复位。复位将一直保持为64本地时钟域
周期之后的去断言RESETN的。
3.操作OCM_CLK域在TCLK频率。
4.预置的RCLK PLL输出 200MHz的时钟(假设14.3MHz晶体TCLK
频率)。
5.等待RCLK PLL锁定。然后,切换OCM_CLK域从操作
引导选定的时钟。
6.如果一个上拉电阻器被安装ROM_ADDR9销上(参见表18 ),那么该OCM
只要OCM_CLK是稳定变为有效。否则, OCM保持在复位
直到OCM_CONTROL寄存器( 0x22符号), 1位被使能。
4.3模数转换器
该gm5110 / 20芯片具有三个的ADC(模拟 - 数字转换器),一个用于每种颜色(红,
绿色和蓝色) 。
2002年6月
16
C5110-DAT-01C