位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第452页 > LM3S811-IQN50-C2T > LM3S811-IQN50-C2T PDF资料 > LM3S811-IQN50-C2T PDF资料3第42页

结构概述
可以用来测试组合印刷电路板的互连和获取制造
上的组件的信息。 JTAG端口还提供了访问和控制的一种手段
设计用于测试功能,如I / O管脚的观察和控制,扫描测试以及调试。
JTAG端口由5个标准的引脚:
TRST , TCK , TMS , TDI ,
和
TDO 。
数据
串行地发送到控制器上的
TDI
和移出控制器上
TDO 。
解释
这个数据是取决于TAP控制器的当前状态。有关的详细信息。
JTAG端口和TAP控制器的操作,请参考
IEEE标准1149.1-测试
访问端口和边界扫描结构。
该Stellaris JTAG控制器是与植入Cortex-M3内核的ARM JTAG控制器。
这是通过复用所实现的
TDO
这两个JTAG控制器的输出。 ARM JTAG
指令选择ARM
TDO
输出,而Stellaris JTAG指令选择Stellaris
TDO
输出。多路复用器由Stellaris JTAG控制器控制,它全面控制
程序为ARM Stellaris以及未执行的JTAG指令。
1.4.7.2
系统控制和时钟(见第155页)
系统控制决定了设备的整体操作。它提供有关信息
设备,控制器件和各个外设的时钟,并处理复位的检测
和报告。
1.4.8
硬件细节
上管脚和封装的细节可以在下面的章节中找到:
■ “管脚图”在538页
■ “信号表”在540页
■ “工作特性”在548页
■ “电气特性” 549页
■ “封装信息”在589页
42
德州仪器(TI)生产数据
2012年7月24日