位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第243页 > LPC1830FBD144 > LPC1830FBD144 PDF资料 > LPC1830FBD144 PDF资料2第24页

恩智浦半导体
LPC1850/30/20/10
32位ARM Cortex -M3微控制器
表3中。
引脚说明
- 续
LCD,以太网, USB0和USB1功能并非适用于所有地区。看
表2中。
复位状态
TFBGA180
TFBGA100
LBGA256
符号
描述
TYPE
R —
功能保留。
CTIN_6 -
SCT 6.输入捕捉输入1定时器3的。
LCD_VD11 -
LCD数据。
R —
功能保留。
GPIO5 [13] -
通用数字输入/输出引脚。
LCD_VD15 -
LCD数据。
CAN1_RD -
CAN1接收器输入。
R —
功能保留。
R —
功能保留。
CTIN_2 -
SCT 2.输入捕捉输入2个定时器0的。
LCD_VD10 -
LCD数据。
R —
功能保留。
GPIO5 [14] -
通用数字输入/输出引脚。
LCD_VD14 -
LCD数据。
R —
功能保留。
R —
功能保留。
GPIO2 [9] -
通用数字输入/输出引脚。
MCOB2 -
电机控制PWM通道2 ,输出B.
EMC_D12 -
外部存储器数据线12 。
R —
功能保留。
U1_DSR -
UART1的数据设置就绪输入。
T1_CAP0 -
捕捉定时器1的输入0 。
R —
功能保留。
R —
功能保留。
GPIO2 [10] -
通用数字输入/输出引脚。
MCI2 -
电机控制PWM通道2的输入。
EMC_D13 -
外部存储器数据线13 。
R —
功能保留。
U1_DTR -
数据终端就绪输出UART1 。
也可以构成为一个RS -485 / EIA-485输出
使能信号UART1 。
T1_CAP1 -
捕捉定时器1的输入1 。
R —
功能保留。
R —
功能保留。
I
O
-
I / O
O
I
-
P4_10
M3
L3
-
51
35
[2]
LQFP208
LQFP144
P4_9
L2
J2
-
48
33
[2]
N; PU -
N; PU -
I
O
-
I / O
O
-
-
P5_0
N3
L2
-
53
37
[2]
N; PU I / O
O
I / O
-
I
I
-
-
P5_1
P3
M1
-
55
39
[2]
N; PU I / O
I
I / O
-
O
[1]
I
-
-
LPC1850_30_20_10
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2013年保留所有权利。
产品数据表
修订版6.1 - 2013年2月7日
149 24