位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第993页 > LPC1313FHN33 > LPC1313FHN33 PDF资料 > LPC1313FHN33 PDF资料1第19页

恩智浦半导体
LPC1311/13/42/43
32位ARM Cortex -M3微控制器
7.6.1产品特点
控制系统异常和外设中断。
在LPC1311 / 13 /42/ 43, NVIC支持多达17个向量中断。在
此外,高达40的独立的GPIO输入是NVIC矢量能力。
8个可编程的中断优先级,硬件优先级屏蔽
重定位向量表。
软件中断产生。
7.6.2中断源
每个外设都有一条中断线连接到NVIC但可能有几个
中断标志。单个中断标志也可能代表一个以上的中断
源。
任何GPIO引脚(总共多达42引脚),而不管所选择的功能,可
编程来产生中断的水平上,或者上升沿或下降沿,或两者兼而有之。
7.7 IOconfig进行块
该IOconfig进行块允许微控制器选定的引脚有一个以上的
功能。 CON组fi guration寄存器控制多路,让之间的连接
引脚和片上外设。
外围设备应当连接到相应的引脚之前被激活,并事先
任何相关的中断(S )被启用。任何使能的外设功能是活动
没有映射到相关的引脚应被视为理解过程把网络定义。
7.8高速通用并行I / O
没有连接到一个特定的C外设功能器件引脚被控制
GPIO寄存器。管脚可以动态配置为输入或输出。多路输出
可以设置或在一个写操作清除。
LPC1311 / 13 /42/ 43在加速GPIO功能:
GPIO块是一个专门的AHB外设,这样的高速I / O的时间可以
来实现。
整个端口值可以写在一个指令。
此外,任何GPIO引脚(总共多达42引脚)提供的数字功能可以
编程以产生一个电平,上升沿或下降沿,或两者的中断。
7.8.1产品特点
特级端口寄存器允许一条指令来设置或清除任何位数
一个写操作。
方向控制各个位。
所有的I / O默认为输入,复位后启用除上拉电阻
在我
2
C总线引脚PIO0_4和PIO0_5 。
上拉/下拉电阻CON组fi guration可以通过IOconfig进行编程
阻止每一个GPIO引脚。
LPC1311_13_42_43
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2012保留所有权利。
产品数据表
启5 - 2012年6月6日
19 74