
LTC2261-14
LTC2260-14/LTC2259-14
应用信息
移相的输出时钟
在全速率CMOS模式下的数据输出位正常
同时改变为CLKOUT的下降沿
+
,
所以CLKOUT的上升沿
+
可以用来锁存
输出数据。在双倍数据速率CMOS和LVDS模式
的数据输出位通常在同一时间作为改变
CLKOUT的上升沿和下降沿
+
。留出足够的
锁存数据时建立时间和保持时间,在CLKOUT
+
信号可能需要被相移相对于所述数据
输出位。大多数FPGA有此功能;这是一般
最好的地方,调整的时机。
该LTC2261-14 / LTC2260-14 / LTC2259-14还可以相
转移CLKOUT
+
/ CLKOUT
–
通过串行编程信号
明模式控制寄存器A2 。所述输出时钟可以
由0°移, 45 °,90°或135° 。使用移相
配备时钟占空比稳定器必须开启
上。另一个控制寄存器位可以反转的极性
CLKOUT
+
和CLKOUT
–
独立的相移。
这两个特征的组合使得相移
的45°到315 °(图14)。
数据格式
表1示出了模拟输入之间的关系
电压时,输出的数字数据的位和溢出位。
默认情况下,该输出数据格式为偏移二进制码。 2的
补码格式,可通过串行编程选择
明模式控制寄存器A4。
表1.输出代码与输入电压
A
IN +
– A
IN-
( 2V系列)
>1.000000V
+0.999878V
+0.999756V
+0.000122V
+0.000000V
–0.000122V
–0.000244V
–0.999878V
–1.000000V
≤–1.000000V
OF
1
0
0
0
0
0
0
0
0
1
D13-D0
(偏移二进制)
11 1111 1111 1111
11 1111 1111 1111
11 1111 1111 1110
10 0000 0000 0001
10 0000 0000 0000
01 1111 1111 1111
01 1111 1111 1110
00 0000 0000 0001
00 0000 0000 0000
00 0000 0000 0000
D13-D0
( 2的补码)
01 1111 1111 1111
01 1111 1111 1111
01 1111 1111 1110
00 0000 0000 0001
00 0000 0000 0000
11 1111 1111 1111
11 1111 1111 1110
10 0000 0000 0001
10 0000 0000 0000
10 0000 0000 0000
ENC
+
D0 - D13 ,的
相
移
0°
45°
90°
135°
180°
225°
270°
315°
226114 F14
模式控制位
CLKINV
0
0
0
0
1
1
1
1
CLKPHASE1
0
0
1
1
0
0
1
1
CLKPHASE0
0
1
0
1
0
1
0
1
CLKOUT
+
图14.相移CLKOUT
226114fb
23