
恩智浦半导体
LPC408x/7x
32位ARM Cortex -M4微控制器
表3中。
引脚说明
- 续
并非所有的功能都可以在各个地方。看
表2
(以太网, USB , LCD, QEI , SD / MMC ,比较器引脚)和
表5
( EMC引脚) 。
球TFBGA208
球TFBGA180
符号
销LQFP208
描述
复位状态
[1]
销LQFP144
引脚LQFP80
VREFP
24
K1
G2
17
10
S
TYPE
[2]
ADC正参考电压:这应该是相同的
电压为V
DDA
的,但应当隔离以减少噪声
和错误。该引脚上的电压电平作为
参考ADC和DAC 。此引脚与3.3 V ,如果
ADC和DAC不被使用。
地:0V参考数字IO引脚。
G
G
地:0V参考的内部逻辑。
G
模拟地:为0 V电源和参考
ADC和DAC 。这应该是相同的电压为V
SS
,
但应当互相隔离以减少噪声和故障。
输入到振荡器电路和内部时钟发生器
电路。
输出振荡器扩增fi er 。
I
O
V
SS
33,
63,
77,
93,
114,
133,
148,
169,
189,
200
L3,
T5,
R9,
P12,
N16,
H14,
E15,
A12,
B6,
A2
H4,
P4,
L9,
L13,
G13,
D13,
C11,
B4
44,
65,
79,
103,
117,
139
24,
43,
57,
78
V
SSREG
32 ,D12 ,H3
84 ,K4, L8,
172 P10 A10
22
J2
F3
22,
59,
119
15
33,
66
9
V
SSA
XTAL1
XTAL2
44
46
M4
N4
L2
K4
31
33
19
20
[14]
[16]
[14]
[16]
[1]
[2]
[3]
[4]
[5]
[6]
[7]
[8]
PU =内部上拉使能(为V
DD(REG)(3V3)
= 3.3 V ,上拉至3.3 V ) ; IA =无活性,无上拉/下拉使能; F =浮动;漂浮的
销,如果不使用,应该连接到地或电源,以最大限度地降低功耗。
I =输入; O =输出; G =接地; S =供应。
5 V容限端口提供带TTL电平,滞后数字I / O功能。
5 V容限标准键盘(可承受5V电压,如果V
DD(3V3)
目前,如果V
DD(3V3)
不存在,不超过3.6 V)提供数字I / O功能与
TTL电平,滞后。这种垫可以由VBAT供电。
5 V容限端口提供数字I / O功能与TTL电平,滞后和模拟输入。当配置为ADC的输入端,数字
垫的部分无效。
5 V宽容快速垫(可承受5V电压,如果V
DD(3V3)
目前,如果V
DD(3V3)
不存在,不超过3.6 V)提供与TTL数字I / O功能
水平和滞后。
5 V容限端口提供数字I / O与TTL电平,滞后和模拟输出功能。当配置为DAC输出,
该端口的数字部分被禁用。
开漏5V电压的数字I / O焊盘,与我相兼容
2
C总线400 kHz的特定连接的阳离子。它需要一个外部上拉提供输出
功能。当电源关闭时,此引脚连接到I
2
C总线的浮动,不打扰我
2
线。漏极开路
CON组fi guration应用于此引脚的所有功能。
不能承受5V电压。端口提供数字I / O和USB功能。它被设计成根据所述
USB规范修订版2.0
(全速和低速模式) 。
[9]
[10] 5V电压容限为5 ns的干扰滤波器提供数字I / O功能与TTL电平,滞后。
LPC408X_7X
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2012保留所有权利。
目标数据表
第1版 - 2012年9月17日
38 123