
恩智浦半导体
LPC408x/7x
32位ARM Cortex -M4微控制器
表3中。
引脚说明
- 续
并非所有的功能都可以在各个地方。看
表2
(以太网, USB , LCD, QEI , SD / MMC ,比较器引脚)和
表5
( EMC引脚) 。
球TFBGA208
球TFBGA180
符号
销LQFP208
描述
复位状态
[1]
[3]
销LQFP144
引脚LQFP80
P3[21]
175 C10
-
-
-
我; PU I / O
I / O
O
O
TYPE
[2]
P3[21] —
通用数字输入/输出引脚。
EMC_D [ 21 ] -
外部存储器数据线21 。
PWM0 [6] -
脉宽调制0 ,输出6 。
U1_DTR -
数据终端就绪输出UART1 。可以
还可以被配置为一个RS -485 / EIA-485输出
使能信号UART1 。
P3[22] —
通用数字输入/输出引脚。
EMC_D [ 22 ] -
外部存储器的数据线22 。
PWM0_CAP0 -
捕捉输入PWM0 ,通道0 。
U1_RI -
振铃指示输入UART1 。
P3[23] —
通用数字输入/输出引脚。
EMC_D [23] -
外部存储器数据线23 。
PWM1_CAP0 -
捕捉输入PWM1 ,通道0 。
T0_CAP0 -
输入捕捉定时器0 ,通道0 。
P3[24] —
通用数字输入/输出引脚。
EMC_D [24] -
外部存储器数据线24 。
PWM1 [1] -
脉宽调制器1 ,输出1 。
T0_CAP1 -
输入捕捉定时器0 ,通道1 。
P3[25] —
通用数字输入/输出引脚。
EMC_D [25] -
外部存储器数据线25 。
PWM1 [2] -
脉宽调制器1 ,输出2 。
T0_MAT0 -
匹配输出的定时器0 ,通道0 。
P3[26] —
通用数字输入/输出引脚。
EMC_D [ 26 ] -
外部存储器数据线26 。
PWM1, [3] -
脉宽调制器1 ,输出3 。
T0_MAT1 -
匹配输出的定时器0 ,通道1 。
STCLK -
系统节拍定时器时钟输入。
P3[27] —
通用数字输入/输出引脚。
EMC_D [27] -
外部存储器数据线27 。
PWM1 [4] -
脉宽调制器1 ,输出4 。
T1_CAP0 -
输入捕捉定时器1 ,通道0 。
P3[28] —
通用数字输入/输出引脚。
EMC_D [28] -
外部存储器数据线28 。
PWM1 [5] -
脉宽调制器1 ,输出5 。
T1_CAP1 -
输入捕捉定时器1 ,通道1 。
I / O
I
I
I / O
I
I
I / O
O
I
I / O
O
O
I / O
O
O
I
I / O
O
I
I / O
O
I
P3[22]
195 C6
-
-
--
[3]
我; PU I / O
P3[23]
65
T6
M4
45
-
[3]
我; PU I / O
P3[24]
58
R5
N3
40
-
[3]
我; PU I / O
P3[25]
56
U2
M3
39
-
[3]
我; PU I / O
P3[26]
55
T3
K7
38
-
[3]
我; PU I / O
P3[27]
203 A1
-
-
-
[3]
我; PU I / O
P3[28]
5
D2
-
-
-
[3]
我; PU I / O
LPC408X_7X
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2012保留所有权利。
目标数据表
第1版 - 2012年9月17日
32 123