
LP2950
LP2951
www.ti.com
SLVS582H - 2006年4月 - 修订2012年3月
应用信息
输入电容(C
IN
)
一个1 μF (钽,陶瓷,铝)电解电容应在LP2950的输入本地安置
或者LP2951如果有,或将是,交流滤波电容和输入之间的显著阻抗;例如,
如果使用电池作为输入,或者如果交流滤波电容器位于多于10中消失。没有血沉
可以增加此电容,以及电容的要求没有限制。
输出电容(C
OUT
)
与大多数的PNP的LDO ,稳定性的条件所需要的输出电容有一个最小电容量和
血沉落在一定范围内。
电容值
对于V
OUT
≥
5伏,最小为1
μF
是必须的。对于低V
OUT
,稳压器的环路增益运行接近统一
增益,因此具有较低的相位裕度。因此,较大的电容是需要稳定。对于V
OUT
=
3伏或3.3伏,最小为2.2
μF
值得推荐。对于最坏的情况下,V
OUT
= 1.23 V(使用ADJ版本) ,一
最低3.3
μF
值得推荐。
OUT
能够无限制地增加,仅提高了调节器的稳定
和瞬态响应。无论价值多少,输出电容应具有共振频率更高
超过500千赫。
上面给出的最小电容值是为100mA最大负载电流。如果最大
预期负载电流是C小于100毫安,那么较低的值
OUT
都可以使用。举例来说,如果我
OUT
< 10毫安,
那么只有0.33
μF
需要对C
OUT
。对于我
OUT
< 1毫安, 0.1
μF
是足够的稳定性要求。因此,对于一个
100 mA的负载和V的最坏情况
OUT
= V
REF
= 1.235 V(表示最高负载电流和
最低的环路增益) ,最低
OUT
3.3
μF
值得推荐。
为LP2950 ,空载稳定性是固有的设计 - 在CMOS电路中一个所希望的特征是把在该
备(如RAM保持的应用程序) 。如果LP2951用于与外部电阻器来设置输出
电压,为1的最小负载电流
μA
通过电阻分压器推荐。
ESR范围
稳压器控制回路依赖于输出电容的ESR ,以提供零添加足够的相位
保证金以保证无条件稳压器的稳定性;这需要闭环增益相交的开环
响应在所述开环增益以20dB /十倍频程滚降的区域。这确保了相位始终是
小于180° (相位裕度大于0° ) ,在单位增益。因此,一个最小最大范围的ESR要
被观察到。
本ESR范围的上限值由以下事实证实,过高的ESR可能导致零
发生的太快,导致增益滚降得太慢,这反过来允许第三极团结才出现
增益和引进足够的相移引起的不稳定。这通常限制了最大ESR约
5
.
相反地,所述ESR的下限是依赖于该过低的ESR将这个零出过远(过去统一的事实
增益) ,并因此允许在40 dB /十倍频滚降在单位增益,具有更高的所得的相移,增益
大于180° 。通常情况下,这限制了最低的ESR约为20 mΩ至30 mΩ的。
对于特定的ESR的要求,请参阅
典型特征。
版权所有 2006-2012 ,德州仪器
提交文档反馈
产品文件夹链接( S) :
LP2950 LP2951
15